基于“DDS IP 数字波形合成DAC ” “ ADDA测试” 实验方案
用MMCM 把 合成出100MHz的时钟,让DDS工作在100MHz时钟
让DAC和DAC的接口电路工作在50MHz,此时DAC的采样率为50MHz
在DDS和DAC接口电路之间,放置一个带独立时钟的AXI-Stream-Data FIFO,FIFO两端的时钟分别为DDS的工作时钟100MHz和DAC的工作时钟50MHz
DDS的数据输出接口需要有TREADY信号
DAC接口电路需要将FIFO输出端的AXI-S接口转换成DAC的接口格式,自行编写RTL代码完成该功能。
配套文章
https://blog.csdn.net/szm1234/article/details/123454871?spm=1001.2014.3001.5501
2022-06-27 10:08:03
63.66MB
dds
1