13.带FIFO的ADDA实验

上传者: szm1234 | 上传时间: 2022-06-27 10:10:22 | 文件大小: 62.05MB | 文件类型: RAR
配套文章 https://blog.csdn.net/szm1234/article/details/123454871?spm=1001.2014.3001.5501 本实验在DAC FIFO实验的基础上完成 把DAC输出模拟信号自环给ADC的模拟输入 ADC使用25MHz的时钟信号采样 ADC的输出的数据信号,用ILA抓取观察波形 用VIO配置频率字,分别生成1MHz和3MHz的DDS正弦波形,用Matlab分析频谱,验证频率的正确性。

文件下载

资源详情

[{"title":"( 693 个子文件 62.05MB ) 13.带FIFO的ADDA实验","children":[{"title":"README.txt <span style='color:#111;'> 130B </span>","children":null,"spread":false},{"title":"axis_infrastructure_v1_1_0.vh <span style='color:#111;'> 11.92KB </span>","children":null,"spread":false},{"title":"xbip_utils_v3_0_vh_rfs.vhd <span style='color:#111;'> 167.21KB </span>","children":null,"spread":false},{"title":"xbip_dsp48_multadd_v3_0_vh_rfs.vhd <span style='color:#111;'> 79.38KB </span>","children":null,"spread":false},{"title":"xbip_dsp48_addsub_v3_0_vh_rfs.vhd <span style='color:#111;'> 92.95KB </span>","children":null,"spread":false},{"title":"......","children":null,"spread":false},{"title":"<span style='color:steelblue;'>文件过多,未全部展示</span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明