Verilog语言生成正弦波Verilog语言生成正弦波Verilog语言生成正弦波Verilog语言生成正弦波
2019-12-21 20:38:14 5.68MB Verilog 正弦波 dds FPGA
1
Matlab_DSPBuilder实现DDS的设计
2019-12-21 20:37:35 137KB DDS
1
AD9854 51及MSP430代码,DDS扫频,信号发生器,可产生稳定的正弦波、BPSK、OSK、扫频信号登。
2019-12-21 20:36:42 542KB AD9854 MSP430 DDS
1
基于FPGA的dds信号发生器,DA采用ti的dac904,代码注释详细,里面还包含有基于stm32的源码,适合各位dds初学者学习
2019-12-21 20:33:04 12.08MB DDS
1
有.c和.h文件,频率可精确到1hz,注释详细,可留言疑问, 支持ASK, FSk调制, 线性扫频和输出单一频率.
2019-12-21 20:32:43 4KB stm32 DDS AD9954 线性扫频
1
产生的信号可以是正弦波或方波、三角波、锯齿波;可以用SignalTap逻辑分析。可以用Model Sim仿真。全部打包在文件中。工程适用版本为Quartus II 13.0,不可低于该版本。 原理:采用DDS技术,将所需生成的波形写入ROM中,按照相位累加原理合成任意波形。 此方案得到的波形稳定,精度高,产生波形频率范围大,容易产生高频。 本实验在设计的模块中,包含以下功能: (1)通过 freq 信号输入需要的频率的值; (2)通过 wave_sel 信号选择所需的波形; (3)通过 amp_adj 信号选择波形放大的倍数。 在该设计中,包含 3 个模块: 频率控制器,根据输入的频率值输出步进值 step_val 。 相位累加器,根据步进值 step_val 控制对应地址的变化。 波形放大器,对 rom 输出的数据进行放大。
2019-12-21 20:30:58 10.14MB Quartus dds 信号发生器
1
包含以上所有资料 DDS AD9850 AD9851 原理图 串行程序 并行程序 目 录 1 DDS 简介 1.1 产品简介 1.2 参考资料 2 DDS 的基本概念 2.1 DDS 概述 2.2 DDS 工作原理 2.3 DDS 有关名词解释 3 具体应用问题 3.1 DDS 没有输出,怎么办 3.2 哪些DDS 能直接用晶体提供时钟,哪些不能 3.3 Update 更新信号如何控制? 3.4 DDS 的扫频功能如何实现 3.5 DDS 输出级滤波器如何设计 3.6 DDS 发烫,是否正常 3.7 DDS 对输入时钟有什么要求 3.8 AD9910 的时钟输入需要注意什么? 3.9 DDS 时钟输入,DAC 输出能否使用单端模式?电路该如何接 3.10 DDS 评估板上分别有2 个变压器或2 个巴伦(Balun)有什么用处 3.11 DDS 评估板上端接电阻为50 欧,为何变压器的参数是在75 欧标定的? 3.12 ADT1-1WT 的原副边是否可以互换使用 3.13 如何同步多片DDS 芯片的输出 3.14 DDS 输出端DAC 为电流输出,怎么转换为电压,有什么限制 3.15 DDS 的AGND,DGND 应该怎样连接,接模拟地还是数字地 3.16 有些DDS 评估板上的MC100LVEL16 的用途是什么? 3.17 AD7008 已经停产,有什么可以替代 3.18 如何确定DDS 寄存器的值 3.19 DDS 的评估板软件对操作系统有什么要求 3.20 DDS 除了正弦波,还能产生别的波形么 3.21 用DDS 有什么好处 3.22 ADI 的DDS 捷变频能力为多少 3.23 有无DDS 的参考程序代码 3.24 如何使用DDS 进行幅度调制 3.25 如何用AD5930 来产生一个单频信号 3.26 为什么DDS 输出的幅度会随频率的增加而减小 3.27 DDS 输出电压的幅度如何计算 3.28 应该用什么样的仪器来调试DDS 3.29 输出杂散较大,怎么办
2019-12-21 20:29:32 7.15MB DDS AD9850 AD9851
1
基于OpenDDS开发的简单数据收发示例程序,详细说明请参考http://blog.sina.com.cn/lyingbo
2019-12-21 20:28:21 14KB OpenDDS Demo 公布订阅 DDS
1
DDS原理简介(中文).pdfDDS原理简介(中文).pdf DDS原理简介(中文).pdfDDS原理简介(中文).pdf
2019-12-21 20:28:09 675KB DDS原理简介(中文)
1