用verilog开发,使用黑金开发平台,芯片是altera cyclone ii 的EP2C8Q208C8,可以实现三角波,方波,正弦波的任意频率发生,也实现了键盘控制以及串口通信,但上位机未设计,硬件验证可行。
2019-12-21 20:26:16 862KB FPGA VERILOG
1
基于直接数字频率合成技术(DDS),采用AT89S51单片机实现对DDS集成芯片AD9852的控制,产生频率和幅度可控的正弦信号,重点介绍了硬件接口电路设计以及频率、幅度控制的关键技术。
2019-12-21 20:26:11 406KB 正弦信号发生器 DDS
1
DAC0832 8位DA 51单片机 三种波形 用51单片机控制DAC0832产生三种波形 好资料,包含了c程序 pcb图
2019-12-21 20:24:04 61KB DAC0832 8位DA 51单片机 三种波形
1
此代码可以看dds的设计方法和说涉及到的内容
2019-12-21 20:22:16 25.12MB VHDL
1
用FPGA做DDS,可以支持扫频和点频模式,其中扫频模式下的扫频范围,扫频步进、扫频时间均可以调。也支持点频模式
2019-12-21 20:21:43 9.23MB FPGA做DDS
1
实时发布订阅(RTPS)协议源于工业自动化,并得到了作为实时工业以太网套件IEC-PAS-62030的一部分的IEC。这是一项经现场验证的技术,目前部署在全球数千个工业设备中。 本规范定义了消息格式、解释和使用场景,这些场景是使用RTPS协议的应用程序交换的所有消息的基础。
2019-12-21 20:20:42 1.81MB DDS 分布式系统
1
在quartus 里生成正弦波,三角波和锯齿波,每个模块也可以单独生成。
2019-12-21 20:18:37 4.85MB quartus DDS
1
DDS (含调频,调幅,调相)VHDL源程序,记得是某年的电子竞赛的题目,源程序已通过验证,并且在DE2上测试成功
2019-12-21 20:18:17 6.43MB DDS
1
采用Matlab和dsp_builder开发,基于Altera的FPGA(cyclone II)实现的正弦频率和幅值可调的DDS,已生成VHDL程序,可在Quartus II中使用。
2019-12-21 20:14:38 649KB FPGA DDS SIN
1
南京理工大学电子线路综合实验DDS代码,老师给的成绩是优秀
2019-12-21 20:14:03 4.66MB DDS
1