1、这是我们竞赛时的第二个实验,要求是制作一个DDS信号发生器。 2、我在网上找了很多的资料,现在也一并共享吧。有南京理工大学的一个与这 个实验相近的一个讲解,我觉得这个给我的帮忙是很大的。另外一个对我帮 忙很大的一个文档是NH文件---基于FPGA的DDS信号源的设计。这两个文件由 于与我的实验课题是一样的,所以参考价值很大,几乎我的设计思想由这两 个文件左右的 3、我先讲解一下我在这个实验中遇到的问题,如果有遇到相类似问题的朋友, 希望可以对你有所帮助。首先是ROM的定制问题,就是正弦函数查找表的设计 ,可以用两种方法。一种是用MATLAB,一种用excil,为了方便我把这两个文 件一起放在这里了。(一个是makedata,用MATLAB打开就可以了,另外一个就 是“rom--数据.xcl”文件,里面的设置可能不同,能看得懂本质是一样的, 两 者弄出来的数据是不同的,因为我在制作中修改了许多次的缘故。 4.最后,我把输出是16进制的整个文件作为参考一并放在这个文件夹里就是“dds_16_show—-作为参考”这个文件夹。(考虑 到FPGA里的显示管有限的缘故,因为如果用10进制的,要6个数码管,而用16 进制的就只用5个就OK了)
2019-12-21 18:47:48 12.63MB dds 正弦信号发生器 VHDL Quartus
1
使用AD9850设计DDS信号发生器,输出正弦波频率1-30Mhz
2019-12-21 18:44:19 89KB DDS
1
基于stm32单片机实现函数发生器功能,可生成任意频率,任意占空比,任意幅值(0~3.3V)的正弦波、方波、三角波。可直接配套正点原子探索者stm32F407ZGT6使用,无需改动任何代码,可供大家学习使用。
2019-10-16 19:50:26 14.76MB stm32 stm32f407 dds
1
2012山东省电子设计竞赛E题源程序,DDS输出波形,FFT处理得出结果。
2019-08-03 14:38:46 1.58MB stm32 dds fft
1
鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题
2010-07-26 00:00:00 16MB FPGA DDS 信号发生器
1