1. 支持APB总线接口 2. 支持PWM单次模式和连续模式可配 3. 支持PWM周期配置立刻生效和延迟生效可配 4. 支持PWM周期可配置 5. 支持PWM宽度可配 6. 支持PWM使能可配 7. 支持16位计数器 8. 支持16位预分频计数器 9. 支持中断
2019-12-21 20:29:33 11KB Verilog
1
该文件为QuartusII的工程文件,是直方图均衡图像增强的硬件实现,使用verilog编写。共4个子模块,总共6个输入输出引脚,输入:clk为时钟引脚,rst是复位信号*(高位有效),imagesize是ROM中存储灰度图的像素个数。输出:error是错误信号,image是经过处理后的输出像素灰度,req是处理完成的信号,在req为高是,image输出有效。
2019-12-21 20:24:37 3.38MB 图像处理 直方图均衡 QuartusII verilog
1
一、 实验目的与要求: 用verilog语言编写出一个除法器的代码,并在modelsim中进行功能仿真,认真的完成实验报告。 二、 实验设备(环境)及要求: 在modelsim环境下编写代码与测试程序,并仿真; 在synplify pro下编译,设置硬件并综合。 三、 实验内容及步骤: 1、 选择除法器的算法,本实验开始采用的是减法实现除法器的例子(比如十进制中的a/b,可先比较a与b的大小,如果a>b,则商加1,a<=a-b,再进行比较大小,直到a
2019-12-21 20:23:47 290KB verilog 除法器 两种 代码
1
应用verilog硬件语言对qpsk调制解调系统进行编写,以实现其功能。
2019-12-21 20:20:29 1KB verilog qpsk
1
verilog实现的带FIFO的UART模块,代码风格良好,模块化,具有较高的参考价值。
2019-12-21 20:19:45 975KB FPGA FIFO UART
1
数字设计与Verilog实现 第5版[(美)马诺,(美)奇莱蒂著]_高清 带索引书签目录_电子工业出版社_P370_2015.01_13693982_中文版
2019-12-21 20:19:11 117.87MB 数字设计 Verilog 实现 高清
1
Verilog实现MIPS31条指令 单周期CPU
2019-12-21 20:17:17 2.55MB Verilog MIPS 31
1
基于Xilinx vivado工具开发。运行平台:Digilent Basys3开发板,运行tcl文件即可完成工程的综合、布线、bit生成。
2019-12-21 20:15:56 1.48MB FPGA Verilog 示波器
1
FPGA等精度测频法 ISE下verilog实现
2019-12-21 20:13:39 1.47MB FPGA 等精度测频法
1
verilog实现16位cpu,8位存储器,能进行加减乘除和逻辑运算,支持栈,支持函数调用,跳转功能等
2019-12-21 20:13:05 479KB verilog cpu
1