Verilog设计_时钟分频 时钟分频的设计,实现任意的奇数分频和偶数分频。 分频的本质是引入一个计数器,到特定的时候指示反转,从而达到分频的效果。 通过控制计数器的动作进而控制占空比,但是奇数分频想通过计数器直接分频出占空比50%的时钟是不可能的,必须要通过中间的临时波形,做一些逻辑 “与” “或” 的动作才能得到占空比50%的分频时钟。 方法有很多种,我的代码中统一使用异或,通过参数化控制可以改变分频系数。至于想改变占空比的话,只要根据需要去调整中间时钟和计数器的动作,然后进行相应逻辑运算即可,可以灵活处理。 通过控制参数,可以实现任意比例的分频时钟。
2023-11-23 15:19:17 2KB 编程语言 Verilog 数字设计 时钟分频
1
作者:Johnson, Graham, Prentice Hall,数字设计中的经典
2023-06-13 11:04:32 12.61MB Johnson Graham Prentice Hall
1
这本书是专门为电路设计工程师写的它主要描述了模拟电路原理在高速数字电路设计中 的分析应用通过列举很多的实例作者详细分析了一直困扰高速电路路设计工程师的铃流串扰 和辐射噪音等问题 所有的这些原理都不是新发现的这些东西在以前时间里大家都是口头相传或者只是写 成应用手册这本书的作用就是把这些智慧收集起来稍作整理在我们大学的课程里面这些内 容都是没有相应课程的因此很多应用工程师在遇到这些问题的时候觉得很迷茫不知该如何下 手我们这本书就叫做黑宝书它告诉了大家在高速数字电路设计中遇到这些问题应该怎么去 解决他详细分析了这些问题产生的原因和过程 对于低速数字电路设计这本书没有什么用因为低速电路中'0' '1' 都是很干净的 但是在高速数字电路设计中由于信号变化很快这时候模拟电路中分析的那些影响会产 生很大的作用使得信号失真变形或者产生毛刺串扰等作为高速数字电路的设计者必须 知道这些原理这本书就详细的解释了这些现象产生的原理以及他们在电路设计中的应用 书本中的公式和例子对于那些没有受过专业模拟电路设计训练的读者也是有用的在线性 电路原理理论课程中只接受了第一年的培训的读者也许能更好地掌握本书的内容
2023-05-29 11:05:47 12.61MB 黑魔书
1
国外电子与通信教材。作者霍华德.约翰逊。中文教材。
2023-05-29 10:59:38 12.61MB 数字
1
本文档为《数字设计-原理与实践》的课后习题答案,本人辛苦收集。
2023-05-09 00:07:44 68KB 数字设计 答案
1
High-Speed Digital Design A Handbook of Black Magic Howard johnson
2023-03-28 10:39:10 11.92MB 高速数字设计 中文版
1
数字设计和计算机体系结构 1 1.1 The Game Plan 1.2 The Art of Managing Complexity 1.3 The Digital Abstraction 1.4 Number Systems 1.5 Logic Gates 1.6 Beneath the Digital Abstraction 1.7 CMOS Transistors* 1.8 Power Consumption* 1.9 Summary and a Look Ahead Exercises Interview Questions
2023-01-04 16:50:09 35.92MB 数字设计
1
主要内容 功率 速度 封装 三者是紧密相关的
2022-12-23 21:44:34 1.77MB 综合文档
1
this Document is inclued a High Design Document for Verilog HDL and Source Code.
2022-11-06 21:49:50 19.08MB Verilog HDL 源码
1
可实现对已知传递函数的控制对象直接设计pid数字控制器(采用零阶保持器离散化)
1