《普通高等教育'十一五'国家级规划教材•北京高等教育精品教材•Verilog数字系统设计教程(第2版)》讲述了自20世纪90年代开始在美国和其他先进的工业化国家逐步推广的利用硬件描述语言(VerilogHDL)建模、仿真和综合的设计复杂数字逻辑电路与系统的方法和技术。《Verilog数字系统设计教程》中内容从算法和计算的基本概念出发,讲述如何由硬线逻辑电路来实现复杂数字逻辑系统的方法。《Verilog数字系统设计教程》共分4部分。第一部分共8章,即Verilog数字设计基础篇,可作为本科生的入门教材。第二部分共10章,即设计和验证篇,可作为本科高年级学生或研究生学习数字系统设计的参考书。第三部分为实践篇,共提供12个上机练习和实验范例。第四部分是语法篇,即Verilog硬件描述语言参考手册;IEEEVerilog13642001标准简介,以反映Verilog语法的最新变化,可供读者学习、查询之用。《Verilog数字系统设计教程》的教学方式以每2学时讲授一章为宜,每次课后需要花10h复习思考。完成10章学习后,就可以开始做上机练习,由简单到复杂,由典型到一般,循序渐进地学习VerilogHDL基础知识。按照书上的步骤,可以使大学电子类及计算机工程类本科及研究生,以及相关领域的设计工程人员在半年内掌握VerilogHDL设计技术。
2022-12-31 12:21:16 6.59MB Verilog课件
1
verilog黄金参考指南中文版 详细讲解verilog 的语法以及在实际工程中总结出的经验语句,特别适合有一定经验的人参考用。
2022-12-30 16:51:58 458KB verilog 黄金参考 指南
1
AMS-Designer是一个模拟环境,允许模拟混合信号设计。模拟器使用Spectre和NC-Verilog分别仿真模拟和数字部分。互连模块用于在连接在一起的模拟端口和数字端口之间转换信号,通常用工具自带的转换库connect_lib来自动完成。 通过构建一个模拟电路的反相器和一个Verilog描述的反相器串联来完成数模混合仿真的例程。
2022-12-30 16:22:46 530KB Verilog Cadence Virtuoso AMS
1
Verilog_HDL硬件描述语言 [美]贝斯克(Bhasker,J.)。 verilog学习的经典教材。
2022-12-29 22:49:08 5.22MB Verilog_HDL硬件描述语言 贝斯克 Bhasker
1
verilog数字系统设计教程_第二版_夏宇闻 。高清.pdf
2022-12-29 22:14:03 43.81MB verilog
1
利用Verilog编写的简单8位模型机,具有加、减、与、或功能。有设计思路,以及具体实现。有完整工程,也有文档解析讲解。具体模块有节拍产生器、控制器、算术逻辑运算单元ALU、累加器ACC、地址寄存器MAR、程序计数器PC、数据寄存器DR、存储器ROM、时钟信号源、指令寄存器IR。
2022-12-29 21:15:49 16.62MB 数字逻辑课设
1
用硬件描述语言(Verilog)设计单周期CPU,支持如下指令集: { lw,sw,addu,subu, ori, sll, srl, beq,bne } 用仿真软件Modelsim对汇编程序进行仿真测试. 1. 熟悉硬件描述语言(Verilog)和仿真软件Modelsim; 2. 用硬件描述语言(Verilog)设计程序计数器模块(PcUnit); 3. 用硬件描述语言(Verilog)设计指令存储器模块(IM); 4.用硬件描述语言(Verilog)设计寄存器模块(GPR); 5.用硬件描述语言(Verilog)设计数据扩展模块(Extender); 6. 用硬件描述语言(Verilog)设计运算器模块(Alu); 7. 用硬件描述语言(Verilog)设计数据存储器模块(DMem); 8. 用硬件描述语言(Verilog)设计控制器模块(Ctrl); 9. 用硬件描述语言(Verilog)设计整机连接模块(Mips); 10.完成上述汇编程序的仿真调试。
2022-12-29 20:19:16 2.64MB mips 单周期CPU modelsim verilog
1
led密码算法verilog实现
2022-12-29 19:26:50 4KB LED 轻量级密码算法 verilog fpga
1
二元扩域ECC点乘算法的verilog实现,已验证通过,可直接使用。
2022-12-29 19:09:18 5KB ECC 点乘 verilog 二元扩域
1
如何用VERILOG 来实现74HC373 8D 锁存器
2022-12-28 19:56:31 359KB VERILOG 74hc373模型
1