本工程是在vivado开发的基于Riffa框架的PCIE测试工程,已经亲测有效,有问题可以私信
2024-01-31 10:49:01 38.38MB PCEI Riffa FPGA Vivado
1
EP4CE5F17C8N开发板原理图及PCB版图,可直接用于PCB电路印刷,图纸清晰,元器件封装齐全,适合FPGA初学者使用,可用于对开发板的改进
2024-01-26 00:39:29 1.85MB EP4CE5F17C8N
1
《DESIGN FOR EMBEDDED IMAGE PROCESSING ON FPGAS》详细介绍了fpga(field programmable gatearray,现场可编程门阵列)这种新型可编程电子器件的特点,对fpga的各种编程语言的发展历程进行了回顾,并针对嵌入式图像处理系统的特点和应用背景,详细介绍了如何利用fpga的硬件并行性特点研制开发高性能嵌入式图像处理系统。作者还结合自己的经验,介绍了研制开发基于fpga的嵌入式图像处理系统所需要的正确思路以及许多实用性技巧,并给出了许多图像处理算法在fpga上的具体实现方法以及多个基于fpga实现嵌入式图像处理系统的应用实例。
2024-01-22 18:07:48 27.4MB
1
动态部分可重构FPGA的PR区域布局规划和精细布置
2024-01-22 09:57:06 560KB 研究论文
1
在设计中,需要用 FPGA 读取 GPS 内部的信息, GPS 的通信方式为串口,所以在 FPGA中移植了串口程序。
2024-01-20 22:55:50 541KB FPGA,Verilog
1
2. 最基本的BlockRAM 2.1 BlockRAM的初探 2.2 7系列BlockRAM资源的小结
2024-01-18 15:24:52 68KB FPGA 硬件设计 EDA软件 硬件设计
1
1.LED的妙用。2.当存在调用大分频元件时的仿真。3.串口的作用。
2024-01-17 19:52:18 44KB CPLD FPGA调试 调试窍门
1
利用FPGA对cameralink的数据进行发送编码。 不使用DS90CR287芯片,直接在FPGA内部进行编码。 调通案例见下图。 本人在xilinx(赛灵思)A7,K7,V7,zynq7,ultrascale以及ultrascale+ 系列的FPGA上已经验证通过,相关项目已经交付。 本人在此深耕多年,完全掌握cameralink传输标准,解码编码标准,现承接定制IP或提供源码服务。 我已经成功地利用FPGA对cameralink的数据进行发送编码,而不使用DS90CR287芯片。我直接在FPGA内部进行了编码。下图展示了我成功调通的案例。我在xilinx(赛灵思)A7,K7,V7,zynq7,ultrascale以及ultrascale+ 系列的FPGA上进行了验证,并已经完成了相关项目的交付 涉及的 FPGA(现场可编程门阵列):FPGA是一种可编程逻辑器件,可以根据需要重新配置其电路。 cameralink传输标准:cameralink是一种用于数字图像传输的接口标准,它提供了高速、可靠的图像传输解决方案。 DS90CR287芯片:DS90CR287是一种用于camera
2024-01-17 12:00:54 18KB fpga开发
1
Xilinx 100Gb以太网中文手册(UltraScale+ Integrated 100G Ethernet Subsystem v3.1),包括功能介绍、IP核配置简介、内部逻辑接口、引脚端口的使用方法等。
2024-01-15 15:46:48 5.71MB Xilinx FPGA QSFP
1
双调排序算法Verilog代码,包括仿真结果,适用于FPGA设计中对数值的排序,排序耗费硬件复杂度和时间复杂度随着排序序列中数值个数的上升而上升
2024-01-12 16:13:17 360KB fpga 排序算法 verilog
1