0 引言   现代电子战环境日趋复杂,信号日趋密集,新体制雷达不断出现,雷达信号的各个参数以各种规律变化,因而从密集复杂的信号环境中分选和识别各种新体制雷达信号就成了电子战信号处理的一大难题。为了满足电子支援措施(ESM)实时信号分选的需要,对处理器的处理时间提出了较高的要求:不仅要求处理器的硬件结构具有良好的设计和可不断优化的空间,而且要求器件有较高的集成性,这些已成为不可忽视的因素。经过对相关器件的深入分析和研究,本文采用高速现场可编程门阵列器件(FPGA)替代中小规模集成芯片来设计三参数关联比较器,从而实现预分选器设计。   1 基于关联比较器的信号预分选原理   关联比较器技术对
2024-01-11 17:10:57 439KB
1
BCM5461S详细设计开发资料。 BCM5461S SUPPORTED SWITCH/MAC INTERFACES: • GMII (Gigabit Media Independent Interface): 1000-Mbps data rate (designed for 2.5V or 3.3V I/O operation) • MII (Media Independent Interface): 100/10-Mbps data rates (designed for 2.5V or 3.3V I/O operation) • RGMII (Reduced pin count version of GMII): (1000/100/10-Mbps operation with 2.5V I/Os) • TBI (10-Bit Interface) 1000-Mbps operation • RTBI (Reduced pin count version of Ten Bit Interface): 1000-Mbps operation with 2.5V I/Os) • SGMII (Serial GMII): 1000/100/10 The BCM5461S is an unshielded twisted pair (UTP) Gigabit Ethernet transceiver that features an on-chip 1.25-Gbaud IEEEcompliant SerDes interface. This device employs advanced digital signal processing techniques to deliver the highest transmission and reception performance in the industry while allowing fabrication in low-power, low-cost 1.2V CMOS technology. The BCM5461S copper interface provides 10/100/1000BASE-T transmission and reception with autonegotiation. The 1.25-Gbaud serial interface can be configured for interfacing to a fiber optical module, a SerDes-compatible device, or an SGMII MAC interface. The serial interface is robust enough to use in backplane FR4 applications. This document summarizes the test conditions and results of backplane signaling evaluation, as well as the receive jitter tolerance evaluation for the BCM5461S SerDes interface.
2024-01-10 21:51:43 1.34MB FPGA 交换机 硬件开发
1
ADS7844共有三种工作模式,用verilog语言分别实现三种工作模式的主程序及仿真代码。在Quertus上编译成功,下载到FPGA中通过signalTap查看AD转换结果与实际电压值相符。
2024-01-07 13:30:44 620KB verilog FPGA 仿真波形
1
vivado2018.3工程,设计中采用DDS 和FIR IP核,调制模块和解调模块单独分开在同一个工程,分别做有仿真,附带MATLAB配置FIR滤波器系数截图
2024-01-06 13:54:56 71.68MB matlab fpga开发
1
此IP核无需HDMI接口驱动芯片即可实现,视频信号的HDMI传输。 注:该IP核基于XILINX Vivado开发环境。
2024-01-03 18:10:57 372KB FPGA HDMI xilinx vivado
1
fpga、verilog、quartus ii、2ask、2fsk、2psk的调制解调
2023-12-31 18:07:27 43.22MB fpga开发 编程语言
1
多摩川绝对值编码器CPLD FPGA通信源码(VHDL格式+协议+说明书) 用于伺服行业开发者开发编码器接口,对于使用FPGA开发电流环的人员具有参考价值。 适用于TS5700N8501,TS5700N8401等多摩川绝对值编码器,波特率支持2.5M和5M
2023-12-29 14:21:49 294KB 网络 网络 fpga开发
1
基于VHDL的FPGA开发快速入门·技巧·实例.part07
2023-12-26 23:32:51 4.78MB VHDL FPGA
1
基于VHDL的FPGA开发快速入门·技巧·实例.part04
2023-12-26 23:27:31 12MB VHDL FPGA
1
基于VHDL的FPGA开发快速入门·技巧·实例.part03
2023-12-26 23:26:59 12MB VHDL FPGA
1