结合低密度奇偶校验码(LDPC)的译码算法和最新的现场可编程门阵列(FPGA)技术,提出了一种对低密度 奇偶校验码的最小和算法(MSA)进行C 语言现场可编程门阵列编程实现的新方案。基于Xilinx 公司的Virtex2 系列芯片 XC2V2000,设计实现了一种码长为250,码率为0.5 的(3,6)低密度奇偶校验码译码器,并给出了寄存器传输级(RTL)协同 仿真系统结构,证实了低密度奇偶校验码具有良好的纠错性能,为软件工程师开发基于现场可编程门阵列的嵌入式系统提供 了新的思路。
2022-05-01 10:55:17 1.05MB LDPC FPGA
1
针对IEEE802.16e标准,基于层译码算法(TDMP)提出了一种适用于多码率、多码长的LDPC码译码器结构。该译码器采用半并行化和流水线设计,可以在保证电路灵活性的同时提高译码吞吐量。利用Xilinx公司的ISE工具进行综合仿真,使用的FPGA芯片为Virtex4-xc4vfx12-sf363-12,最大工作频率为170.278 MHz,译码吞吐量可达到128.77 Mb/s。
2022-03-20 16:58:30 253KB IEEE 802.16e标准 TDMP LDPC码译码器
1
LDPC码的BP译码verliong程序
2021-09-28 17:04:35 9KB LDPCverilog LDPC码译码 ldpc译码 LDPC
NAND闪存中基于软信息感知策略的LDPC码译码研究
2021-08-15 01:37:34 10.55MB #资源分享达人#
800Mbps准循环LDPC码译码器的FPGA实现.pdf
2021-07-13 18:08:18 474KB FPGA 硬件技术 硬件开发 参考文献
可配置LDPC码译码器的FPGA设计与实现.pdf
2021-07-13 15:13:06 338KB FPGA 硬件技术 硬件开发 参考文献
基于GPU的SC-LDPC码译码加速研究
2021-03-14 17:03:41 2.74MB ldpc
1
关于5G中所使用的LDPC技术分析与FPGA实现,其中包括了对于LDPC算法的研究
2021-03-08 18:57:41 2.46MB 5G
1