介绍锁相环集成电路 CD4046的内部结构功能及特点 ,并给出在高倍锁相倍频器中的应用
1
您曾设计过具有分数频率合成器的锁相环(PLL)吗?这种合成器在整数通道上看起来很棒,但在只稍微偏离这些整数通道的频率点上杂散就会变得高很多,是吧?如果是这样的话,您就已经遇到过整数边界杂散现象了 —— 该现象发生在载波的偏移距离等于到最近整数通道的距离时。
1
摘要:本文介绍了锁相环集成电路CD4046 的内部结构功能及特点,并给出在高倍锁相倍频器中的应用。 1. 概述 CD4046 是一种低频多功能单片数字集成锁相环集成电路,最高工作频率为1MHz ,电源电压5~15V , 当f0 = 10kHz 时, 功耗为0. 15~9mW。与类似的双极性单片集成锁相环相比,功耗降低了数十至数百倍,这对于要求功耗小的设备来说,是非常重要的。
2022-05-16 12:30:29 46KB cd4046 倍频器 高倍频 锁相环
1
高频电子线路基于Multisim软件的丙类谐振功放的四倍频电路仿真
2022-05-11 11:55:05 125KB 丙类功放 Multisim
1
三极管倍频器是根据晶体三极管的非线性特性,得到输入信号的各次谐波,然后通过带通滤波器选出所需要的频率,从而实现输入信号的倍频。文中详细阐述了三极管倍频电路的设计,实现了对10 MHz输入信号的四倍频,通过电路测试,结果证明输出信号的相噪没有明显恶化,在1 MHz带宽内相噪优于-80.87 dBc/Hz,在100 kHz内杂散抑制可达-79.54 dBc/Hz,满足设计需求。
1
本文利用HFSS和ADS仿真软件进行仿真和优化,讨论了220GHz三倍频器的设计。该倍频器结构比较简单,但由于频率较高,悬置微带的尺寸及腔体尺寸都非常小,在设计时需要考量加工精度和误差的问题,在设计过程中就需要作出一些折中的处理。
2022-04-24 20:11:03 298KB 倍频器 亚毫米波 滤波器 文章
1
高精度低成本倍频器,倍频系数可设置,采用PLL锁相环技术,不仅实现频率精确倍频,还能同步相位
2021-04-30 23:17:20 902KB sheet
1
在有关非线性光学的文献中,有大量文章报导光学倍频器的最隹化和效率提高问题。提高二次谐波转换效率的一般途径是要形成激光辐射确定的空间结构和选择最佳参数的非线性介质。文献[1]在理论上指出提髙二次谐波转换效率另一种可能的途径。
2021-02-08 19:06:07 1.59MB
1
用锁相环实现的频率合成器既有频率稳定度高又有改换频率方便的优点。实现输出频率N倍于输入频率(fo=N•fi),且在一定频率范围内其输出信号的稳定度完全跟踪输入信号。因而在现代通信和嵌入式系统中获得广泛应用。 电源+5V;集成电路芯片4046、74LS191(各一片);输入信号由信号发生器提供;输入信号频率范围10HZ~1kHZ;
2019-12-21 21:55:26 710KB 锁相环 CD4046 倍频
1
直接用pll写的一个5倍时钟的倍频器,用modelsim已经验证好。
2019-12-21 19:38:54 131KB pll
1