小白
2024-04-26 20:56:24 58KB matlab/simulink
1
光伏三相并网: 1.光伏10kw+MPPT控制+两级式并网逆变器(boost+三相桥式逆变) 2.坐标变换+锁相环+dq功率控制+解耦控制+电流内环电压外环控制+spwm调制 3.LCL滤波 仿真结果: 1.逆变输出与三项380V电网同频同相 2.直流母线电压800V稳定 3.d轴电压稳定311V;q轴电压稳定为0V,有功功率高效输出
2024-04-17 16:59:21 268KB
1
绍了数字正交上变频器AD9857结构、原理、功能,并给出了其在高频雷达系统发射通道中的具体应用。
2024-04-02 06:13:33 233KB AD9857 锁相环电路
1
 本文将分析说明PLL的基本原理,考察采用高压VCO的PLL设计的当前技术水平,讨论典型架构的利弊,并介绍高压VCO的一些替代方案。
2024-04-02 05:58:59 118KB 技术应用
1
假设您已经通过迭代信息传递相位边限和回路频宽在锁相环(PLL)上花了一些时间。遗憾地是,还是无法在相位噪声、杂散和锁定时间之间达成良好的平衡。感到泄气?想要放弃?等一下!你是否试过伽马优化参数?
2024-04-02 02:39:24 196KB 回路滤波器 优化设计
1
本文主要在事件驱动思想的基础上提出了对电荷泵锁相环锁定时间进行快速仿真的方法,并且用Matlab语言实现了模型。
2024-04-02 02:05:12 73KB
1
您曾设计过具有分数频率合成器的锁相环(PLL)吗?这种合成器在整数通道上看起来很棒,但在只稍微偏离这些整数通道的频率点上杂散就会变得高很多,是吧?如果是这样的话,您就已经遇到过整数边界杂散现象了 —— 该现象发生在载波的偏移距离等于到最近整数通道的距离时。
2024-04-02 01:27:54 45KB
1
为满足在电网电压不平衡情况下的系统控制需求,需要快速而准确地检测出基波正负序分量的幅值和相位。采用无限脉冲响应(IIR)复杂系数陷波滤波器结合锁相环来提取基波分量中的正序分量,利用MATLAB/simulink仿真软件,在三相电压不平衡和电网电压频率突变的情况下对系统进行仿真,仿真结果证明了该方法能在电网电压不对称的条件下准确检测出正序分量的幅值和相位。
1
本文简要介绍了在FPGA中实现全数字锁相环(DPLL)的原理与方法,以解决在同步串行数据通信时的同步时钟不稳定时的快速恢复问题; 并重点介绍了采用可控模数分频器实现的数字锁相环中宽频带捕获的方法与实现过程。
2024-03-01 15:29:03 81KB DPLL FPGA 数字环路滤波器 时钟恢复
1
本文主要讲了一下PLL和DLL的区别,希望对你的学习有所帮助。
2024-03-01 15:26:57 82KB