产生的信号可以是正弦波或方波、三角波、锯齿波;可以用SignalTap逻辑分析。可以用Model Sim仿真。全部打包在文件中。工程适用版本为Quartus II 13.0,不可低于该版本。 原理:采用DDS技术,将所需生成的波形写入ROM中,按照相位累加原理合成任意波形。 此方案得到的波形稳定,精度高,产生波形频率范围大,容易产生高频。 本实验在设计的模块中,包含以下功能: (1)通过 freq 信号输入需要的频率的值; (2)通过 wave_sel 信号选择所需的波形; (3)通过 amp_adj 信号选择波形放大的倍数。 在该设计中,包含 3 个模块: 频率控制器,根据输入的频率值输出步进值 step_val 。 相位累加器,根据步进值 step_val 控制对应地址的变化。 波形放大器,对 rom 输出的数据进行放大。
2019-12-21 20:30:58 10.14MB Quartus dds 信号发生器
1
基于verilog的信号发生器,基于数字直接调频(DDS)技术,内含源代码
2019-12-21 20:13:46 282KB verilog dds 信号发生器
1
完整的DDS工程文件,平台是Quartus13.0,包含modelsim仿真文件,文档里含有代码,适合初学DDS用户使用
2019-12-21 19:54:58 3.25MB DD;Verilog
1
完整的工程文档,平台是QuartusⅡ13.0,完整的DDS代码,包含四种波形输出,打开应用编程即可实现,亲尝试
2019-12-21 19:54:58 411KB Quartus;DDS
1
设计一个系统:串口接收频率、相位控制字,控制的DAC输出波形(正弦波、三角波、锯齿波、方波、直流)设计中取DAC输出时钟为50MHz,波形存储深度为512点(取信号的一个周期),用matlab生成mif格式的文件分别存储正弦波、方波、三角波、锯齿波的数据。含testbench,已在开发板上验证。
2019-12-21 19:45:28 491KB FPGA DDS uart Quartus
1
C语言,基于51单片机的DDS信号发生器(AD9833)程序
2019-12-21 19:34:13 83KB DDS AD9833
1
能够实现正弦波、方波、三角波、反三角波波形
2019-12-21 18:57:45 15KB FPGA dds Verilog
1
DDS信号发生器设计与实现,包括原理图、PCB、源程序(亲测通过)、测试结果图及相关资料文档,绝对实用
2019-12-21 18:56:33 1.44MB DDS 信号发生器 AD9854
1
DDS信号发生器毕业设计包括原理图和程序代码框图等设计可以直接使用
2019-12-21 18:54:07 97.36MB DDS信号
1
基于DAC0832的简单DDS信号发生器报告+原理图+PCB图+程序代码+proteus的isis的仿真等文件
2019-12-21 18:49:29 180KB 信号发生器 DAC0832 原理图 PCB图
1