/** Project name : Clock; Data : 2020 April 2; Function : A clock for millisecond precision, 4 keys modify Clock parameter; KEY0 is pause key under running mode and add one under settings mode KEY1 is right key under settings mode KEY2 is lift key under settings mode KEY3 is set key Hardware : DE2-115; Development environment : Quartus II 15.0; FPGA type: EP4CE115F29C7; System frequency : 50MHz; Company : Author : Hardware simulation : Modification record : */
2021-04-17 22:02:45 1.45MB fpga verilog DE2-115
1
OV7670摄像头模块负责图像的实时釆集工作。OV7670内部相关寄存器的配置信息被写入到控制模块,在程序运行时通过I²C总线与OV7670的I²C接口进行信息交互,将OV7670初始化为VGA分辨率、输出RGB565格式数据的模式。釆集到的图像信息经过写FIFO后,在釆用Verilog HDL设计的SDRAM控制器的控制下,被送至SDRAM进行存储。图像数据经过图像处理模块(Robert)被发送到VGA控制器,经VGA接口电路,显示在VGA显器上。
2021-04-17 19:10:03 8.16MB Robert FPGA Verilog
1
使用Verilog实现的多功能数字钟(时钟,闹钟(设置、闹钟音乐)、整点报时、秒表、数码管显示),包含所有的rtl主体代码,和testbench仿真代码。以及使用的fpga驱动beep演奏音乐的原理
2021-04-16 12:14:02 654KB FPGA Verilog 数字时钟 课程设计
1
在实际编写verilog中,常常会用到FIFO,而FIFO的使用可以直接调用软件自带的存在模块,也可以编写源代码,这里是同步FIFO的Verilog源代码供大家使用。
2021-04-15 18:09:53 37KB FPGA verilog 同步FIFO
1
《FPGA设计 实战演练(逻辑篇)》图书扫描版本 内容推荐 本书面对广大的FPGA/CPLD初学者,从零开始讲述FPGA/CPLD以及相关的基础知识,并以一个支持各种入门、进阶的子母板形式学习套件为实验平台,将24个应用实例贯穿其中。实例讲解深入浅出,不仅有基本的Verilog语法讲解,也有设计思路和背景知识的详细描述;开发工具(Quartus II+ModelSim)的使用更是手把手图文并茂地展示给大家。 本书有对基础理论知识专门的讲解,也有非常详细的实例演练和讲解,更多的是在实践中传递实用的设计技巧和方法,书中给出的源代码都经过了实际项目的经验,读者可在清华大学出版社网站(www.tup.com.cn)本书页面下载相关的源代码。 欢迎读者朋友们加入作者在EDN China网站创建的FPGA/CPLD助学小组(http://group.ednchina.com/GROUP_GRO_14596_1375.HTM)和书友会(http://group.ednchina.com/GROUP_GRO_14596_1957.HTM),可以与作者以及众多同行高手们相互交流学习。 作者简介 吴厚航[网名 特权同学]:热爱FPGA开发设计工作,擅长记录、分析并总结经验及技巧。个人技术博客在业内有极佳的口碑。在著名电子网站EDN China创建的FPGA/CPLD助学小组成员过万,提供了众多适合入门和进阶的FPGA/CPLD实验例程以及相关资料,帮助众多的初学者迈入FPGA开发的殿堂。已出版《深入浅出玩转FPGA》、《FPGA/CPLD边练边学——快速入门Verilog/VHDL》、《爱上FPGA开发——特权和你一起学NIOS II》、《FPGA快速系统原型设计权威指南》(译者)等广受好评的FPGA技术图书。 序言 很高兴再次为吴厚航(网络大名:特权同学)的书《FPGA设计实战演练(逻辑篇)》写序言。 逻辑与时序是FPGA设计的核心,也是所有学习FPGA设计的根本。大学里学习的数字电路,讲的就是逻辑。要成为合格的工程师,首先要具备“逻辑”思维。其次还要了解和掌握数字电路,FPGA本身的硬件结构特点和软件的使用方法,才能设计出你希望得到的产品。 那么时序在FPGA中扮演的角色更加不能或缺,它是完成逻辑功能的流程实现。数字电路中的时钟信号就好比人的心脏,整个电路的运作完全靠它来实现。在完成你的宏伟“逻辑”定制之后,能否顺利地忠于你的思路去很好的执行计划,就要靠“时序”了。 FPGA由最初的“粘合逻辑”发展的今天的“SOC-片上系统”,最根本的原因是FPGA包含了所有数字电路的元素。突出的特点是“灵活”,“并行运算速度最快”,“客户化定制”,以及“在线可重构”等等,是其它可编程器件“CPU,GPU,DSP”不具备的重要特征。 目前最热门的技术在FPGA上上演:OpenCL,SoC, Hard-Floating DSP,等等。使得FPGA有一统天下的趋势。我希望特权同学能在这几个方面有所斩获,使广大FPGA爱好者,工程师以及在校和将要走上工作岗位的同学们能够分享他的经验。 我推荐这本书,也同时希望特权同学能再接再厉,不断地写出更优秀的作品。 陈卫中 Altera公司大学计划中国区经理 2014年9月于成都 前言 FPGA技术在当前的电子设计领域越来越火热,它的成本虽然还是高高在上,但是它给电子系统所带来的不可限量的速度和带宽,及其在灵活性、小型性方面的优势,越来越为各种对性能要求高、偏重定制化需求的开发者所青睐。因此,越来越多的电子工程师和电子专业在校学生希望能够掌握这门技术。而一门电子技能的掌握,单凭几本初级入门教材是很难学好的。笔者结合自身的学习经历,为广大学习者量身打造了子母板形式的FPGA硬件开发学习平台。基于这个平台,配套本教材的各种基础概念阐释和例程讲解,相信可以帮助大家快速的掌握这一门新技术。 本书一共十一章,第一章是基础中的基础,讲述可编程器件的一些基本概念极其主要应用领域、相比于传统技术的优势和开发流程;第二章从最基础的0和1开始回顾数字电路的基础,也会深入探讨读者所关心的可编程器件的内部架构和原理;第三章则对后续例程中将要使用到的硬件开发学习平台进行介绍,深入详细的剖析了整个实验平台的硬件板级设计;第四章讲述开发环境的搭建,解决大家在学习路上遇到的最棘手的“软”问题;第五章是HDL语言基础,介绍使用最广泛的Verilog语言的基本语法及优良的代码书写规范和风格;第六章手把手教大家完成11个最基本的入门实例;第七章用6个实例来熟悉FPGA除了逻辑资源以
2021-04-15 11:07:41 273.35MB Altera FPGA Verilog 特权同学
1
黑金FPGA开发板verilog例程代码,还有文档讲解
2021-04-14 13:58:44 36.49MB 黑金FPGA verilog 讲解文档
1
基于Wiznet公司的W5300以太网解决方案,完成以太网通讯设计。该项目代码基于浩然电子的HS-NM5300A模块调试,可直接使用。 (Based on Wiznet's W5300 Ethernet solution, complete the Ethernet communication design. The project code based on Hao Ran electronic HS-NM5300A module debugging, can be used directly.)
2021-04-13 20:48:25 2.22MB Wiznet W5300 FPGA Verilog
1
VerilogHDL那些事儿 包括驱动篇 时序篇 建模篇 整合篇
2021-04-13 17:02:01 50.35MB fpga verilog
1
做毕设时购买黑金系列AD_DA模块赠的资料与例程,搭配任意款FPGA使用,可以快速上手打通AD_DA模块与FPGA的连接。做毕设时亲测有效。
2021-04-13 11:15:39 34.81MB FPGA Verilog
1
基于FPGA设计一个数字跑表,具有复位、暂停、秒表等功能。包含完整工程,目录下DOC文件夹内有该工程详细介绍。代码简洁,注释详尽。经测试使用,功能完好,性能优良。
2021-04-10 14:16:34 36.04MB 数字跑表 FPGA Verilog
1