CISC和RISC的主要特点和应用现状
2021-05-08 09:03:10 20KB 参考文档
1
随着微电子技术的不断发展,超大规模集成电路的集成度和工艺水平不断提高,将整个应用电子系统集成在一个芯片中(SoC),已成为现代电子系统设计的趋势;以往高复杂度、高成本的嵌入式系统结构能够通过低成本的单片芯片实现。
2021-05-03 14:45:41 86KB SoC FPGA RISC MCU
1
夏宇闻_RISC_CPU的modelsim实现,源代码经验证成功。
2021-04-29 21:28:50 95KB RISC_CPU verilog modelism
1
已经完成调试,在Quartus13.1上综合和仿真无误,波形正确。改了点复位和时钟gen的时钟触发沿。
2021-04-29 19:13:10 355KB verilog Quartus Modelsim
1
Risc-V Tile-Link spec 中文版 Risc-V Tile-Link spec 中文版 Risc-V Tile-Link spec 中文版
2021-04-29 19:12:37 1.25MB tileLink risc-v
1
RISC-V 指令集 中文 翻译,通过笔记把一些知识点标注,方便理解
2021-04-29 14:01:57 13.44MB RISC-V
1
riscv32位整数计算流水线CPU,实现设计图
2021-04-29 01:40:43 49KB risc-v 流水线CPU CPU设计图
1
RISC-V,“V”包含两层意思,一是这是Berkeley从RISC I开始设计的第五代指令集架构,二是它代表了变化(variation)和向量(vectors)。2016年初的Workshop上,RISC-V基金会成立,成员中包括了Google、惠普、Oracle、西部数据等硅谷巨头,未来这些大公司非常有可能会将RISC-V运用到他们自己的云计算设施或者智能手机芯片 中,以摆脱对X86的依赖或是减少昂贵的ARM指令集授权费用。
2021-04-29 00:35:46 598KB RISC-V ISA
1
RISC-V Debug Support Version 0.14.0-DRAFT
2021-04-27 14:04:43 920KB RISC-Vdebug
1
RISC-V debug 中文调试说明
2021-04-27 14:04:43 1.23MB RISC-V DEBUG
1