ASIC Design Flow Tutorial.pdf
2021-05-29 13:03:00 3.12MB IC 后端
1
查阅了很多资料,整理出来的芯片制作流程,有兴趣的收藏
2021-05-26 21:02:22 8.73MB 芯片 芯片制作 fpga asic
1
详细演绎芯片设计制作的过程,有兴趣收藏下
2021-05-26 21:02:21 24KB 芯片 fpga asic 芯片开发
1
对Design Compiler做一边系统概念的梳理 中文扫描版
2021-05-18 16:56:42 24.69MB ASIC SOC Synthesis DC
1
关外关于ASIC介绍的讲义,270页方便各位学者参考学习。
2021-05-18 09:31:11 7.1MB ASIC 国外讲义 270页
1
目前异构加速器的实现主要借助于专用集成电路(ASIC)、图形处理单元(GPU)、现场可编程门阵列(FPGA)等异构计算部件。在上述几种典型的异构体系结构中,基于FPGA和CGRA等可重构体系结构的异构加速器具有以下两个优点: 第一,FPGA和CGRA等结构内部包含大量可配置的逻辑电路,能够满足特定应用的高性能和低功耗的运行要求,从而获得较高的效能比。 第二,由于目前新型应用的种类多样、迭代速度快,而采用ASIC进行加速器设计的周期又比较长,与之相比,采用FPGA和CGRA等可重构体系结构能够快速实现原型系统,并能够根据应用和算法的迭代进行演化,具有良好的定制性和可重构特性。 近年来,在体系结构的顶级国际会议上,涌现了一批以可重构体系结构为基础的异构加速器工作,成为学术界的研究热点。与此同时,基于FPGA的加速器平台也成为工业界关注的关键技术之一,国际知名的公司如Intel、微软等都将可重构计算加速器作为构建下一代异构加速器的重要平台,将其广泛应用于数据中心和嵌入式设备中。 为了更好的回顾近年来的可重构计算加速器相关工作,报告将以最近的可重构计算加速器体系结构以及算法应用等高
2021-05-09 21:11:07 222KB ASIC FPGA 文章 单片机
1
数字集成电路:电路系统与设计(第二版)中的PPT,很详细,适合配套的书籍一起看。
2021-05-07 22:36:17 16.32MB ASIC SOPC
1
ijtag 1687协议,详细介绍了ijtag的协议,时序。IEEE Standard for Access and Control of Instrumentation Embedded within a Semiconductor Device。
2021-05-07 15:14:23 8.93MB dft ASIC 集成电路 测试
1
准备数字IC的笔试,想去nV的同学可以看看
2021-04-23 11:07:11 45.26MB IC笔试题 nVidiaasic
1
LDPC码算法研究与ASIC实现
2021-04-16 17:01:30 3.95MB LDPC码算法研究与ASIC实现
1