03设计课 verilog RTL编码实践的对应code, 内含7个Lab和一个library。
2021-07-15 00:41:23 20.62MB verilog RTL 编码实践 code
1
PowerPro软件:registered: RTL低功耗,唯一的RTL低功耗解决方案将分析,优化和正式验证的自动RTL生成结合在一起,使设计人员能够快速实现最大,最准确的功耗节省。 概观 无论是为了延长电池寿命,降低电力成本还是遵守法规,电力已成为关键的设计约束和关键的差异化因素。 PowerPro RTL低功耗平台提供了一个完整的解决方案,可在RTL开发周期内准确测量,交互式探索并彻底优化功耗。 使用PowerPro,设计人员可以直接在RTL设计上评估功耗,而不是经历耗时的物理实现步骤。PowerPro的物理感知流程为估计的功率数量提供必要的精度。 在整个开发过程中,电力勘探流程提供了关于浪费电力以及如何减少电力的指导。设计人员还可以执行“假设分析”,交互式评估潜在设计转换对功耗的影响。 最后,作为RTL接近完成时,设计师可以利用优化流程自动生成新的,功率优化RTL,这是使用PowerPro软件的SLEC正式确认:registered:技术,节省了时间/验证时间天。使用获得专利的深度序列分析技术,PowerPro扫描RTL设计,以找到可能关闭芯片冗余部分的最先进逻辑条件。 使用PowerPro,设计人员可以最大限度地降低SoC的功耗。 PowerPro RTL低功耗平台 功率估算 PowerPro提供业界最精确的寄存器传输级(RTL)功耗估算解决方案。PowerPro为FinFET设计开发和优化的全新独特技术使其在精度方面的显着优势成为可能。 引导功率降低 PowerPro的功耗降低功能完全集成在RTL功率估算流程中。在整个RTL设计周期中使用,PowerPro交互式地指导设计人员实现最低功耗的实现。 自动降低功率 低功耗RTL和PowerPro执行的所有优化均由SLEC Pro形式验证引擎全面验证。
2021-07-10 15:53:22 4.11MB 开源 电路方案
1
verilog数字系统设计-rtl综合、测试平台与验证(第二版)(高清版).pdf ,课程学习好资料
2021-07-07 14:01:53 34.81MB Verilog rtl
1
RTL8231_Datasheet_D_V0.8.pdf
2021-07-06 19:41:20 1.57MB rtl
1
RTL8211FS DataSheet version1.2
2021-07-06 13:01:47 728KB DataSheet RTL8211FS
1
使用 Grunt 和 Sass 自动支持 RTL 和 LTR 语言方向。 用法 确保已安装 node.js 和 npm。 在那之后运行 $ npm install 从 package.json 文件安装依赖项 然后运行 $ grunt build 构建 CSS 文件。 如果你想开始开发运行 $ grunt watch 这将监视编辑 Sass 文件并在任何更改后构建 CSS 文件。
2021-07-05 13:06:04 4KB CSS
1
VMware_bootbank_net-r8168_8.013.00-3vmw.510.0.0.799733.vib
2021-07-05 01:55:55 39KB rtl 8168
1
RTL到GDSII_基于CPF的完整低功耗设计流程
2021-06-29 16:39:34 2.36MB GDSII GDS RTL
1
必联 8189FS 规格书 RTL 瑞昱 WIFI
2021-06-25 14:02:20 833KB 8189FS RTL 瑞昱 必联
1
Software_Defined_Radio_using_MATLAB_Simulink_and_the_RTL-SDR配套工程文件(1.5GB)
2021-06-14 23:56:14 67B SDR Matlab Simulink RTL-SDR
1