FPGA Application (Zynq PS + PL) for Scopy MVP
2022-07-08 16:06:29 352.7MB vhdl
ZedBorad 嵌入式Linux下的DMA测试(PS+PL), 包含VIVADO工程代码,Linux下DMA测试APP源代码,Makefile文件,亲测可用。
2021-08-16 14:30:43 64.83MB dma
1
文件为PL侧读写PS交互的工程代码,外部为读写FIFO接口,可通过设置读取地址,长度等信息搬运PS侧数据至PL FIFO,方便后续数据处理操作,转stream协议格式等
2021-07-25 16:45:01 11KB AXIFULL PSDDR FPGA PS/PL
1
ZYNQ7000使用PL+PS实现网络功能的例程, 对于使用PL实现网络功能,有非常大的参考作用
2021-06-03 11:54:49 56.72MB zynq 7000 ps pl
1
PS-PL通过bram共享数据,很多跑不通BRAM的可以参考,亲测可用,注意修改ddr型号
2021-05-08 14:32:00 61.5MB BRAM PS-PL
1
在本例程中,在 PL 端设计了 1 个 4KB(位宽 32,深度 1024)的 BRAM。首先, PS 通过 M_AXI_GP 口向 BRAM 中 1024 个地址依次存入 1024 个 32 位的数据。 PS 每向 BRAM 完成写入 1 个 32 位数据后通过 AXI GPIO 输出 1 个 上升沿信号, PL 捕获上升沿后立即将 PS 写入的 32 位数据读出,然后加 2,再存入原地址中。存储完成后, PL 通 过 AXI GPIO 向 PS 输入 1 个翻转信号,每翻转 1 次, AXI GPIO 便向 PS 触发 1 次中断。 PS 触发中断后,再从 BRAM中读出该数据,判断是否被加了 2,若不一致,则报错。
2021-04-28 12:45:09 57.06MB ZYNQ BRAM PS PL
1