实验一 用原理图输入方法设计8位全加器
1.实验目的和要求
本实验为综合性实验,综合了简单组合电路逻辑,MAX+plus 10.2的原理图输入方法, 层次化设计的方法等内容。其目的是通过一个8位全加器的设计熟悉EDA软件进行电子线路设计的详细流程。学会对实验板上的FPGA/CPLD进行编程下载,硬件验证自己的设计项目。
2.实验原理
1位全加器可以用两个半加器及一个或门连接而成,半加器原理图的设计方法很多,我们用一个与门、一个非门和同或门(xnor为同或符合,相同为1,不同为0)来实现。先设计底层文件:半加器,再设计顶层文件全加器。
半加器的设计:
半加器表达式:进位:co=a and b
和:so=a xnor ( not b )
半加器原理图如下:
全加器的设计:
全加器原理图如下:…………………………………………………………………………………………………………………………………………………………
1