基于verilog HDL编写的分别显示个位和十位的十二进制加法计数器,压缩包里有vwf时序波形和最简单的testbench测试代码
2021-10-21 20:10:02 7.71MB verilog 加法计数器
1
本设计中采用EDA技术,应用目前广泛应用的Verilog HDL硬件电路描述语言,实现交通灯系统控制器的设计,利用MAX+PLUS 集成开发环境进行综合、仿真,并下载到CPLD可编程逻辑器件中,完成系统的控制作用。
2021-10-20 12:07:51 86KB verilog HDL 带左转 复杂交通灯
1
基于verilog语言的简单计算器.docx
2021-10-13 21:04:01 1.68MB fpga verilog 计算器
1
基于Verilog的数字频率计的设计包含代码及仿真.doc
2021-10-06 11:08:46 410KB 文档
空间矢量脉宽调制算法是电压型逆变器控制方面的研究热点,广泛应用于三相电力系统中。基于硬件的FPGA/CPLD芯片能满足该算法对处理速度、实时性、可靠性较高的要求,本文利用Verilog HDL实现空间矢量脉宽调制算法,设计24矢量7段式的实现方法,对转速调节和转矩调节进行仿真,验证了设计的实现结果与预期相符。
1
这个东西是我第一次练习用的,里面东西都经过验证
2021-10-05 14:52:31 37KB verilog 计算器
1
1、基于IIC协议,采用verilog编写AT24C16驱动程序。 2、实现功能:在AT24C16的地址0~99之间顺序写入数据0~99,然后在读取出来,读取的数据通过串口调试助手显示出来。 3、测试平台Quartus 17.1
2021-10-04 19:36:02 731KB FPGA Verilog IIC AT24C16
1
PID控制器IP核执行数字比例积分微分控制器(PID控制器)算法,该算法首先计算测量值之间的误差 (PV)及其理想值(SP),然后使用误差作为参数来计算操作值(MV)。 将调整过程以最小化误差,可用于计算PWM的占空比(脉冲宽度调制)。
2021-09-28 09:46:06 376KB verilog pid
1
基于verilog的QPSK的实现,网上这种资料不多
2021-09-27 09:05:31 1KB verilog QPSK调制
基于VERILOG HDL的数字系统应用设计
2021-09-18 16:06:18 37.19MB VERILOG
1