Field Programmable Gate Arrays (FPGAs) are currently recognized as the most suitable platform for the implementation of complex digital systems targeting an increasing number of industrial electronics applications. They cover a huge variety of application areas, such as: aerospace, food industry, art, industrial automation, automotive, biomedicine, process control, military, logistics, power electronics, chemistry, sensor networks, robotics, ultrasound, security, and artificial vision. This book first presents the basic architectures of the devices to familiarize the reader with the fundamentals of FPGAs before identifying and discussing new resources that extend the ability of the devices to solve problems in new application domains. Design methodologies are discussed and application examples are included for some of these domains, e.g., mechatronics, robotics, and power systems.
2023-01-11 17:39:10 4.07MB fpga 嵌入式
1
Intel FPGA oneAPI编程指南(完全用C++开发FPGA)
2023-01-11 15:46:37 1.75MB oneAPI c++
1
FPGA Verilog 控制LMX2595
2023-01-11 15:30:27 4KB LMX2595 Verilog
1
课程设计,利用FPGA实现智能小车设计,实现小车绕线寻迹,避障,花式动作,超声波避障,蓝牙通信等等,代码完整,且有读书报告。
2023-01-10 15:39:13 8KB FPGA 智能车 避障 黑线寻迹
1
fpga实现modbus的从机功能,支持03和10指令,语言verilog。
2023-01-10 10:07:55 14KB modbus fpga slave verilog
1
RISC_CPU是一个复杂的数字逻辑电路,但是它的基本部件的逻辑并不复杂。从第四章我们知道可把它 分成八个基本部件: 1)时钟发生器 2)指令寄存器 3)累加器 4)RISC CPU算术逻辑运算单元 5)数据控制器 6)状态控制器 7)程序计数器 8)地址多路器 各部件的相互连接关系见图8.2。其中时钟发生器利用外来时钟信号进行分频生成一系列时钟信号, 送往其他部件用作时钟信号。各部件之间的相互操作关系则由状态控制器来控制。各部件的具体结构 和逻辑关系在下面的小节里逐一进行介绍。 8.2.1时钟发生器 时钟发生器 clkgen 利用外来时钟信号clk 来生成一系列时钟信号clk1、fetch、alu_clk 送往CPU 的其他部件。其中fetch是外来时钟 clk 的八分频信号。利用fetch的上升沿来触发CPU控制器开始 执行一条指令,同时fetch信号还将控制地址多路器输出指令地址和数据地址。clk1信号用作指令寄 存器、累加器、状态控制器的时钟信号。alu_clk 则用于触发算术逻辑运算单元。 时钟发生器clkgen的波形见下图8.2.2所示: CLK CLK1 CLKGEN ALU_CLK FETCH CLK CLK1 ALU_CLK FETCH 图1. 时钟发生器 RESET RESET
2023-01-09 20:50:48 1.73MB FPGA Verilog 夏宇闻
1
利用FPGA实现FM调制,结果是数字信号,需要用高速DA进行转换。
2023-01-09 16:16:17 14.14MB FPGA FM 调制 DDS
1
FPGA的RDS调制器 此代码随FM发射器一起提供。 如果FPGA距离接收器1m,则不需要外部组件,甚至也不需要天线。 将FM广播调至107.9 MHz(或在main.v中更改频率),并出现RDS示例文本“ TEST1234”。 有一个简单的音频合成器,按一下按钮即可播放音符。 目前仅MONEO,STEREO已计划但尚未准备就绪。 经过ULX2S测试,应该很可能移植到其他FPGA。 学分: Marko Zec,svirajfm FM无线电实验室练习,适用于ULX2S,FM发射机和音频Midi合成器复制 用于PIC微控制器DBPSK波形的NG Hubbard RDS发送器已粘贴 Christophe Jacquet,用于Raspberry PI Bit消息生成器的F8FTK RDS,C代码复制自 OonaRäisänenOH2EIQ RDS接收器“ redsea”,用于RTL
2023-01-09 16:15:32 78KB VHDL
1
详细的FPGA学习资料,由浅及深学习fpga和HDL,走上FPGA开发的大路。
2023-01-08 23:56:22 157.05MB FPGA 学习资料
1
用verilog语言实现流水灯的从左到右的控制,从pll到time_en到water_led的控制连线过程,较为详细的介绍了新建verilog语言。
2023-01-08 10:14:30 952KB fpga 流水灯 verilog
1