MAXII实现IIC通讯Verilog代码
2021-08-20 17:01:44 238KB fpga/cpld
1
MAXII实现LED动态显示Verilog代码
2021-08-20 17:01:43 96KB fpga/cpld
1
适合Xilinx fpga 设计开发人员
2021-08-05 17:01:42 2.47MB fpga/cpld xilinx remote-update multiboot
1
Quartus 完整的工程,verilog HDL语言编写,主要用于单片机直接读取4片BCD拔码开关,通过16位并行总线输出
2021-08-01 16:44:50 848KB FPGA/CPLD VerilogHDL BCD转BIN
1
通过FPGA控制sram的读写,经过实际在电路板上验证测试,在开发产品中使用验证过。 通过S0 = 0, S1 = 1, S2 = 2, S3 = 3, S11 = 4, S12 = 5, S13 = 6, S21 = 7, S22 = 8,8个状态机控制读写,实现了MCU发地址和长度,即可实现读sram,在空闲期间不断把AD数据写入到sram。
2021-07-25 13:02:35 4KB fpga/cpld verilog sram
1
工程实现:在LCD液晶显示屏上显示数字时钟,自动按秒计时,可由用户通过按键控制时钟暂停,并设置时、分的值。 程序使用Verilog HDL语言,编译、仿真、下载工具使用Quartus II。 经测试,工程可成功下载到开发板上并运行。相关博文见主页。
2021-07-23 14:03:07 420KB fpga/cpld verilog 芯片 硬件开发
1
工程实现:PC机与开发板互传单字节数据(8位二进制数/2位十六进制数);PC通过串口助手发送数据,开发板接收到后显示在LCD上;用户通过拨动开发板上的8个开关来设置发送数据,设置完后按下按键发送,数据显示在LCD上,PC接收到后在串口助手中显示。 程序使用Verilog HDL语言,编译、仿真、下载工具使用Quartus II。 经测试,工程可成功下载到开发板上并运行。相关博文见主页。
2021-07-23 14:03:06 8.46MB fpga fpga/cpld verilog 芯片
1
FPGA经典资料,适用于初期学习与实战,是一份不可多得的资料
2021-07-22 12:36:54 189.98MB FPGA 实战
1
FPGA/CPLD基本结构及原理; 详细介绍FPGA/CPLD结构及区别, 以及编程方法及原理。 值得学习
2021-07-20 21:41:07 909KB FPGA CPLD
1
英文原文:该报告汇总分析了全球半导体产业核心地区的补贴及激励措施。
2021-07-16 18:02:01 6.1MB 芯片 供应链 fpga/cpld
1