cadence XILINX fpga PCB设计
2023-01-05 15:26:13 191KB FPGA PCB
1
2017.1版本的SDSoC可以很好地支持Zybo开发板,而高版本的SDSoC则不怎么再支持略显老旧的Zybo开发板了
2023-01-05 09:58:47 51.63MB FPGA
1
基于 FPGA 的高清 HDMI 接口转换器的设计与实现。 系统介绍利用FPGA设计HDMI接口的转换 FPGA HDMI 转换器
2023-01-04 22:27:53 1.68MB FPGA HDMI 转换器 接口转换器
1
本课程设计的总体目标是利用 FPGA 以及相关外围器件,在课程实验中完成的单周期 CPU 基础上,完成单周期 CPU 在 FPGA 开发板上的正确运行,并改造设计五段流水 CPU,要求所设计的流水 CPU 系统能支持自动和单步运行方式,能正确地执行存放在主存中的程序的功能,对主要的数据流和控制流通过 LED、数码管等适时的进行显示,方便监控和调试。对于五段流水,要求分别使用气泡、重定向、分支预测等方式处理数据冲突和控制冲突等,此外,还要求支持中断请求。尽可能利用 EDA 软件或仿真软件对模型机系统中各部件进行仿真分析和功能验证。
2023-01-04 16:04:21 23.22MB 编号:100010244 FPGA CPU 课程设计
第一章:十分钟教会你 UltraFast 第二章:XDC 约束技巧之时钟篇 第三章:XDC 约束技巧之 CDC 篇 第四章:XDC 约束技巧之 I/O 篇 (上) 第五章:XDC 约束技巧之 I/O 篇 (下) 第六章:Tcl 在 Vivado 中的应用 第七章:用 Tcl 定制 Vivado 设计实现流程 第八章:在 Vivado 中实现 ECO 功能 第九章:读懂用好 Timing Report
2023-01-04 11:45:08 9.89MB vivado fpga
1
FPGA资料 该脚本可以使用运行 将design.sv,fhw.sv,timing.tcl和run_fpga.tcl复制到新文件夹 现在运行quartus_sh -t run_fpga.tcl -project(design_name)-board sockit design_name是不带.sv扩展名的Verilog设计的名称。 Tuples.sv编译为 quartus_sh -t run_fpga.tcl-项目元组-board sockit 还显示使用的资源以获取使用的详细资源,请检查output_files /(设计名称).fit.summary 要获取fmax值,请使用quartus_sta -t Timing.tcl(design_name) 重新编译新的Verilog文件 替换项目中的verilog文件 quartus_sh -t recompile.tcl(设计名称)
2023-01-04 11:40:06 3KB Tcl
1
介绍了在fpga平台上实现视频编解码处理的一些基本技术,可为从事相关专业设计的朋友们提供有益的借鉴。
2023-01-03 19:24:52 101KB fpga视频处理
1
 为了解决在一个屏幕上收看多个信号源的问题,对基于FPGA 技术的视频图像画面分割器进行了研究。研究的主要
特色在于构建了以FPGA 为核心器件的视频画面分割的硬件平台,首先,将DVI 视频信号,经视频解码芯片转换为数字
视频图像信号后送入异步FIFO 缓冲。然后,根据画面分割需要进行视频图像数据抽取,并将抽取的视频图像数据按照一
定的规则存储到图像存储器。最后,按照数字视频图像的数据格式,将四路视频图像合成一路编码输出,实现了四路视频
图像分割的功能,提高了系统集成度,并可根据系统需要修改设计和进一步扩展功能,增加了系统的灵活性,适用于多种
不同领域。
1
中国知网的资源,对于做画面分割具有指导意义。
2023-01-03 19:15:12 9.48MB fpga 视频 video 画面分割
1
基于FPGA的I2C总线模拟,采用Verilog HDL语言编写 (FPGA-based I2C bus simulation, using Verilog HDL.)
2023-01-03 17:44:58 241KB FPGA Verilog I2C
1