利用 FPGA 设计五段流水 CPU【100010244】

上传者: s1t16 | 上传时间: 2023-01-04 16:04:21 | 文件大小: 23.22MB | 文件类型: ZIP
本课程设计的总体目标是利用 FPGA 以及相关外围器件,在课程实验中完成的单周期 CPU 基础上,完成单周期 CPU 在 FPGA 开发板上的正确运行,并改造设计五段流水 CPU,要求所设计的流水 CPU 系统能支持自动和单步运行方式,能正确地执行存放在主存中的程序的功能,对主要的数据流和控制流通过 LED、数码管等适时的进行显示,方便监控和调试。对于五段流水,要求分别使用气泡、重定向、分支预测等方式处理数据冲突和控制冲突等,此外,还要求支持中断请求。尽可能利用 EDA 软件或仿真软件对模型机系统中各部件进行仿真分析和功能验证。

文件下载

资源详情

[{"title":"( 157 个子文件 23.22MB ) 利用 FPGA 设计五段流水 CPU【100010244】","children":[{"title":"气泡流水线.circ <span style='color:#111;'> 250.55KB </span>","children":null,"spread":false},{"title":"理想流水线.circ <span style='color:#111;'> 248.58KB </span>","children":null,"spread":false},{"title":"BHT林力韬.circ <span style='color:#111;'> 110.43KB </span>","children":null,"spread":false},{"title":"CS1508_U201514699_张鑫_alu.circ <span style='color:#111;'> 319.64KB </span>","children":null,"spread":false},{"title":"单级中断(bug).circ <span style='color:#111;'> 183.72KB </span>","children":null,"spread":false},{"title":"......","children":null,"spread":false},{"title":"<span style='color:steelblue;'>文件过多,未全部展示</span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明