用于quartus II 13.0 SP1 windows 版破解文件。 在xp上已测试过。
2019-12-21 21:56:03 28KB quartus 13.0sp1 破解
1
Quartus_II官方教程-中文版,pdf文档资料
2019-12-21 21:55:32 8.05MB Quartus_II
1
Quartus_II_9.1破解器.exe,破解后就可无限制使用了,免费分享给大家
2019-12-21 21:55:25 125KB Quartus 破解器
1
开发环境为quartus2,采用verilog语言,详细的写出了SVM决策函数,可根据自己的要求改变输入数据类型以及SVM训练model的参数,即可输出判断结果。供大家参考学习。
2019-12-21 21:53:51 12.3MB FPGA Verilog quartus SVM
1
Quartus和Modelsim中仿真ROM所需文件和例子
2019-12-21 21:53:47 5.44MB verilog
1
计算机组成原理的课程设计。设计并仿真实现一台16位模型机系统。开发平台:QuartusⅡ。有原理图,仿真图等。用quartus直接运行。能实现20条指令。寄存器组、ALU等都在里面。
2019-12-21 21:53:42 1.26MB 计组原理 模型机 quartus 微指令
1
基于FPGA的FM调制与解调,资源为FM工程文件和说明文件,软件QuartusII 11.0,语言verilog HDL,调制信号为正弦波,载波信号为正弦波,FM调制直接调频(DDS技术),FM解调非相干解调(微分,取绝对值,低通滤波器)。一个完整的FM 调制/解调系统主要分为模数(AD)转换器、FM 调制器/解调器和数模(DA)转换器这三部分。在本次设计中,信源用正弦波代替,载波同样也是正弦波,在FPGA 内部通过DDS 产生正弦信号来模拟AD 采样数据。在做FM 解调器的实现时,调制器的输出直接在FPGA 内部连接解调器的输入,不经过DAC 输出与ADC 输入,解调器直接输入调制后的离散的波形数据。如图1 所示,直接用数字已调信号代替量化后的模拟已调信号,虚线方框内的部分省略掉了。
2019-12-21 21:49:20 8.01MB FPGA调制解调 FM调制解调 Quartus II
1
包含8位奇偶校验器、16选一数据选择器、add、add4、八位二进制加法计数器、利用function函 数对一个8位二进制数中为0的个数计数、模为60的BCD码同步加法计数器、减法计数器、分频器、数字跑表、抢答器等等代码。本代码均在Quartus9上验证过,能够正确运行和仿真。
2019-12-21 21:46:55 7.25MB EDA
1
Quartus II 13.1 32位与64位的破解工具,经测试可完美破解。
2019-12-21 21:44:44 64B Quartus 13.1 Crack
1
quartusii13.1破解器
2019-12-21 21:44:03 30KB quartus 13.0
1