用VHDL编写的 正弦波DDS线调频信号发生器(FPGA)。其中,rom为1/4周期波形,波形起始、终止频率在K_con.vhd模块中的f1、f2常数。步进不仅频率控制字在判断clk上升沿下一行所加的数值。本程序通过QuartusII 9.0调试通过
2019-12-21 20:01:05 319KB DDS FPGA VHDL 线性调频
1
使用d3d库,批量jpg,png转换dds格式。支持7种图片切割方式和多种dds转换格式。
2019-12-21 19:58:51 3.62MB 图片转dds C#转dds 图片切割
1
FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已经在Altera的CycloneIII的DE0板子上试验成功验证),所有代码均在此txt文档里面,只不过里面调用了三个rom查找表(地址宽度10bit,数据宽度10bit)只需要你自己加进去就行了(Quartus里面有这个模块)。我的板子验证时能跑到16M,系统时钟最好选高一点,我选的是150M,呵呵
2019-12-21 19:56:11 15KB FPGA DDS
1
完整的DDS工程文件,平台是Quartus13.0,包含modelsim仿真文件,文档里含有代码,适合初学DDS用户使用
2019-12-21 19:54:58 3.25MB DD;Verilog
1
完整的工程文档,平台是QuartusⅡ13.0,完整的DDS代码,包含四种波形输出,打开应用编程即可实现,亲尝试
2019-12-21 19:54:58 411KB Quartus;DDS
1
本文介绍用89C51单片微机控制直接数字频率合成器(DDS)芯片AD9835设计的高精度多种信号发生器,着重讨论了AD9835基本工作原理、与89C51接口,单片微机控制系统的硬件结构及软件设计框图。
1
基于DDS的三相正弦波发生器 相位360度可调
2019-12-21 19:52:33 6.9MB fpga
1
最完整的altera实现DDS正弦波、方波、三角波发生器Verilog程序用QuartusII工程,本资源是全网最全面的,分为代码和文本二部分。并在友晶科技板子上验证过。
2019-12-21 19:52:26 15.19MB 波发生器
1
代码为verilogHDL编写,有三个按键:一个控制波形(方波和正弦波),一个控制频率增加,一个控制频率降低。代码有注释,并在signaltap ii中验证成功。
2019-12-21 19:50:40 2.07MB fpga dds signaltap ii
1
使用最新DDS芯片ad9854 整板大小为9*6(cm) 谢谢大家指正
2019-12-21 19:50:20 531KB DDS 电路设计电路图 protel99se
1