FFmpeg硬件加速,NVIDIA
2021-06-14 18:01:51 19KB ffmpeg c++ hevc_nvenc h264_nvenc
1
用fpga 实现图形算法的硬件加速设计 有源码,能直接用
2021-06-08 14:20:00 43KB FPGA 图形算法 硬件加速设计 文章
1
基于小型Zynq SoC硬件加速的改进TINY YOLO实时车辆检测算法实现.pdf
2021-05-09 20:02:26 1.11MB ZYNQ fpga XILINX
1
研究了一种基于Vivado HLS加速OpenCV程序的方法,其核心是利用Xilinx高层次综合工具Vivado HLS,将C++编写的OpenCV程序按照Vivado HLS处理规范进行修改,进而将代码转换为硬件描述语言,可快速生成IP核。结合Xilinx Zynq SoC架构和其视频图像处理方面的优势,通过软硬件协同的方法,实现OpenCV程序算法向高性能处理平台Zynq SoC系统的移植和加速。该方法对图像处理软件设计的硬件化加速具有重要的应用价值。
2021-04-29 20:59:34 733KB 开源计算机视觉
1
balena-wpe:具有RaspberryPi 3的硬件加速CSS,WebGL和HTML5视频的全屏WebKit浏览器
2021-04-07 22:36:54 20KB javascript raspberry-pi webgl browser
1
设计实现了加速Microsoft GDI中AlphaBlend、BitBlt、MaskBlt、StretchBlt、TransparentBlt等函数的硬件结构;对函数实现中缩放算法的数据相关性进行研究,提出一种高效的缩放结构,与Marvell PXA300相比性能有明显提升.并且使用FPGA对本结构进行验证,结果与Microsoft GDI一致,在SMIC 0.13μm CMOS工艺标准单元库下使用Design Compiler进行综合,频率可达203MHz.
2021-03-28 17:07:25 227KB 2D图像; GDI; 图像缩放; FPGA
1
rgb转yuv420p的硬件加速,opengles 的shader实现
2021-03-24 18:28:30 3KB 硬件加速 rgb yuv opengl
1
FPGA硬件加速器的设计
2021-03-17 19:08:57 4.69MB FPGA
1
针对大规模的ASIC/SoC设计,当RTL设计在仿真需要大量的仿真时间时,最好进行FPGA的硬件仿真加速;而且,在原型验证阶段,当一片FPGA无法承载整个设计的综合后网表时,需要进行设计分割。本文为FPGA硬件加速和设计分割管理工具HES-DVM的中文培训教程,由Aldec中国的技术FAE翻译、整理和发布的官方培训材料。
2021-03-12 10:40:56 2.53MB FPGA 硬件加速 Partit ASIC
1
硬件加速卷积神经网络代码HLS 完整注释
2021-02-07 09:06:49 11.35MB HLS 硬件加速卷积神经网络
1