计算机组成原理课设要求做的54条cpu 用verilog HDL在vivado上编写的MIPS指令集的cpu,可以在N4板上下板运行,具体指令再实验报告和test文件夹中有 cputest文件夹是测试指令,在前仿真cpu时可以读取这些txt文件中的指令到内存中去,将结果输出到指定文件中,再与文件夹中的答案对比验证 用于前仿真的测试代码与最终的下板代码会有一点差异(关于频率和文件读写等),都是注释掉的,简单修改即可 两个实验报告中有比较详细的cpu设计图作为参考
2019-12-21 20:39:36 36.44MB verilog cpu mips vivado
1
自己写的,基于MIPS架构的单周期CPU。。
2019-12-21 20:32:16 691KB MIPS FPGA 单周期 CPU
1
使用verilog实现MIPS经典的五级流水线,巧妙的解决结构冒险、数据冒险、控制冒险。
2019-12-21 20:31:43 6KB MIPS 流水线 verilog
1
See MIPS Run
2019-12-21 20:27:39 6.91MB MIPS 体系架构
1
当年交的单周期CPU设计作业,现在看来挺烂的 好的先不发
2019-12-21 20:26:35 3.72MB CPU verilog mips 单周期
1
【寄存器组设计实验】 mips32位字长的32个寄存器组成的寄存器组 用verilog HDL语言描述
2019-12-21 20:23:33 4.99MB mips 寄存器组
1
北邮计算机系统结构实验三-使用MIPS指令实现求两个数组的点积
2019-12-21 20:23:02 375KB 系统结构
1
北邮 计算机系统结构实验四-使用MIPS指令实现冒泡排序
2019-12-21 20:23:02 482KB 系统结构
1
组成原理实验设计,MIPS 32位CPU中ALU的实现。
2019-12-21 20:20:38 351KB MIPS ALU 组成原理实验
1
用Verilog实现MIPS31条指令 单周期CPU
2019-12-21 20:17:17 2.55MB Verilog MIPS 31
1