该工程具体是在codeblock上面实现了操作系统课程上讲解的页面置换算法,包括先进先出(FIFO)、最佳置换算法(OPT)、最久最近未使用算法(LRU)。 具体实现功能有: 1、建立相应的数据结构 2、在屏幕上显示页面的状况 3、时间的流逝可用下面几种方法模拟:按键盘,每按一次可认为过一个时间单位; 4、将一批页的置换情况存入磁盘文件,以后可以读出并重放; 5、计算页面的缺页次数、缺页后的页面置换次数 6、支持算法:FIFO、LRU、最佳置换算法。 操作系统常见三大页面置换算法。Optimal、FIFO、LRU。在其中的测试用例才有了《计算机操作系统》第三版,书中的例子作为测试。
2021-07-08 10:49:56 561KB 页面置换 置换算法 页面置换算法 C++
1
workload是模拟系统运行时可能出现的逻辑页号。
2021-07-08 10:35:37 349KB 模拟页面置换
1
全面的页面置换算法(opt、fifo、lru、clock),很全。
2021-07-08 10:27:37 10KB 操纵系统
1
cyclone4 FPGA 读写片内FIFO读写测试 Verilog逻辑源码Quartus工程文件+文档说明,FPGA型号Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。
FIFO原理的原文英文
2021-07-07 14:04:40 171KB fpga fifo 英文
1
FIFO算法,使用C来实现,能够简单运行
2021-07-06 16:43:38 2KB FIFO C
1
同步FIFO与异步FIFO的Verilog实现(附源代码和测试代码)
2021-07-04 23:13:24 160KB 同步FIFO 异步FIFO Verilog实现
1
fifodepthcalculation.pdf
2021-07-03 19:01:42 678KB FIFO FPGA IC
1
68013 和 FPGA 之间 slave fifo 通许,包括同步和异步,包括68013的固件代码,和fpga 的代码(verilog)。整个完善的代码,调试通过的。
2021-07-01 13:50:48 868KB 68013 fpga slave fifo
1
直接可用的异步FIFO verilog代码,以及相应的详细文档
2021-07-01 08:27:16 219KB 异步FIFO
1