EDA实验 VHDL语言编写 四层电梯控制器设计 完整代码 FPGA开发
1
本文就是用VHDL语言来描述一个基于FPGA的数字闹钟系统的设计。该数字闹钟系统具备准确计时,时间校准, 定时闹钟等功能。
1
24小时时钟 VHDL语言 EDA技术 模块化 例化程序 提供硬件接口
2020-01-03 11:21:26 436KB 24小时时钟 VHDL语言 EDA技术
1
在21 世纪的今天,汽车已经逐渐为越来越多的人们所拥有,在家庭中的普及率不断提高,大大的方便了我们的生活。汽车尾灯由六支只LED 灯组成,它是汽车电子电路系统的重要组成部分。.本文采用EDA 技术,利用Max Plus II 工作平台和VHDL 设计语言,设计了一个十六路彩灯控制器芯片,该芯片具有六种花型循环变化,有清零开关,并且可以选择快慢两种节拍的功能。
2020-01-03 11:19:32 278KB VHDL;控制器
1
大学期间做的一个课程设计,代码应该可以直接用
2019-12-28 18:00:12 131KB EDA VHDL 密码锁
1
VHDL语言 半加器多种设计 半加器全加器对比
2019-12-25 11:19:55 477KB VHDL语言 半加器 全加器
1
1.在图形编辑器中设计一个3位的十进制加法计数器,以xxxcnt3.gdf命名保存(‘xxx’为您的姓名拼音首字母)。器件设定为EPM7128LC84-6。要求能够从0计数到999。从999归零时产生一个高电平的报警信号。进行波形仿真,验证功能正确。分析此电路的最高计数频率。 2.修改这个计数器的归零值,使其计数到119就归零,增加异步清零功能,加法计数/减法计数控制功能。 3.在文本编辑器中使用VHDL语言设计一个D触发器,具有反向输出端。命名为xxxdff.vhd,仿真验证。
2019-12-25 11:10:27 164KB 十进制加法计数器 D触发器
1
基于Quartus II的数字钟设计 内含整个工程
2019-12-21 22:20:52 3.15MB VHDL Quartus II
1
vhdl语言采用时序电路(移位寄存器)的方式实现(7,4)循环码编码器
2019-12-21 22:19:56 4KB vhdl,入门,(7,4)循环码
1
工程都已经建好了,引脚分配完成,可以直接下载测试
2019-12-21 22:19:56 4.73MB FPGA
1