基于Chartered 0.35μm EEPROM CMOS工艺,采用全定制方法设计了一款应用于低功耗和低成本电子设备的8×8 bit SRAM芯片。测试结果表明,在电源电压为3.3 V,时钟频率为20MHz的条件下,芯片功能正确、性能稳定、达到设计要求,存取时间约为6.2 ns,最大功耗约为6.12 mW。
1
%>>>>>>>>>>>给定正弦信<<<<<<<<<>>>>>>>>>>>>>PCM编码<<<<<<<<<<<< %========================== %------随机的产生抽样值,给出PCM码组---------- Is=round(2048*(Signal_m/10));%归一化 Len=length(Is);Code=zeros(Len,8);
2022-03-22 22:25:39 14KB matlab PCM编码译码
1
从物理层安全的角度出发,在含有协作中继的通信网络中,通过选择最优中继来传递信息可有效提升系统性能。讨论了在含有多个单天线窃听用户的多中继通信系统中对最优中继的选择方案,并对系统采用放大转发(amplify-and-forward,AF)协议和解码转发(decode-and-forward,DF)协议这两种不同的情况分别进行了讨论和比较,同时还对比了不含中继的直接传输情况。理论分析和仿真结果表明,最优中继选择方案可有效保障系统的安全性能。
1
该文件包含喷泉码中的一种码——LT码的编译码程序,用C++写的,程序完善,并且对一段字符进行了编码和译码,希望对相关用户有帮助。
2022-03-21 05:11:28 2.1MB LT-encoded LT-decoded
1
针对IEEE802.16e标准,基于层译码算法(TDMP)提出了一种适用于多码率、多码长的LDPC码译码器结构。该译码器采用半并行化和流水线设计,可以在保证电路灵活性的同时提高译码吞吐量。利用Xilinx公司的ISE工具进行综合仿真,使用的FPGA芯片为Virtex4-xc4vfx12-sf363-12,最大工作频率为170.278 MHz,译码吞吐量可达到128.77 Mb/s。
2022-03-20 16:58:30 253KB IEEE 802.16e标准 TDMP LDPC码译码器
1
一个软件的毕业设计,viterbi译码算法设计与实现 做毕设所需的东西都在里面
2022-03-17 21:00:48 9.45MB 维特比
1
极化码是目前唯一可以从数学角度证明达到香农极限的纠错编码技术。但是传统的译码算法、连续删除(SC)译码和连续删除列表(SCL)译码算法复杂度较高,使得译码过程有较大译码延时。经过研究译码算法的原理和特点,证明部分节点的译码运算是冗余,提出了SC译码和SCL译码简化算法。证明了简化的译码算法在保证译码性能不变的前提下,显著降低了译码的复杂度。
2022-03-16 11:25:35 748KB 极化码
1
该资源使用matlab编程,对一篇英文的所有字符进行统计,计算出概率分布,并根据编码原理对英文进行二元编码,结果发现改代码能很好的讲英文编译成二进制码,将编码后的文章译码能够得到英文原文
2022-03-14 20:02:59 7KB matlab 费诺 编码 译码
1
介绍二维码的译码研究及解码实现过程,内容详实,有源代码和案例。
2022-03-13 21:03:25 3.44MB 二维码
1
LDPC码分层译码算法在BICM-ID系统下的应用,刘君朋,吴湛击,该文针对通信领域中的两大热门技术LDPC码的分层译码算法和BICM-ID(迭代的BICM)系统进行了调研、研究。传统的做法只是将分层译码算法
2022-03-10 18:31:55 336KB LDPC码
1