采用RAM实现计数器及FPGA功能:用一个10×8的双口RAM完成10个8位计数器,计数器的初值分别为1~10,时钟频率为1MHz,计数器计数频率为1Hz。用FPGA开发板上的按键作为计数器计数值的输出选择控制,数码管(或led)作为选择计数器的计数值输出。
2020-01-03 11:36:27 165KB RAM、计数器
1
FPGA 双口RAM读写控制 VHDLFPGA 双口RAM读写控制 本人亲自测试过可用
1
前段时间做一个项目时写的,对深入认识AHB协议非常有帮助,拿出来分享! 项目
2020-01-03 11:19:38 1KB AHB总线 slave ram verilog
1
详细的截图与仿真代码,总结应用FPGA简单双口RAM+真双口RAM
2019-12-21 22:21:51 917KB alteraFPGA 双口RAM 仿真测试 源码
1
详细介绍了ISE开发环境中对Block_ram IP核的设计流程,对ISE中使用IP核开发有很好的参考价值。同时附上一份英文版的xilinx block memory datasheet里面对相关IP核作了更详细的介绍。
2019-12-21 22:15:34 2.12MB ISE Block_Ram IP核 xilinx
1
MC8051_RAM_ROM,与MC8051_top 文件配套的,有的同学没有配置对,特地上传,
2019-12-21 21:58:31 6KB 与MC8051_top 文件配套的
1
开发环境:Keil 4.72 仿真器:ULINK STM32F103T8 (直接用在STM32F103VE也可以) stm32 在RAM中调试,已测试通过,可支持中断,程序用了串口和LED灯指示
2019-12-21 21:57:15 3.22MB STM32 Keil 在RAM中运行
1
xilinx ip核block ram 双端口ram设计 里面包含xilinx ip核block ram 双端口ram设计 许多资料,供大家参考 !
2019-12-21 21:53:08 607KB xilinx
1
基于ram的简易串口数据收发系统,采用verilog语言编写
2019-12-21 21:46:52 896KB verilog FPGA ram
1
适用于STM32F103C8芯片的固件库版Keil工程模板,实现一个流水灯,Systick中断延时。该工程可进行常规的Flash调试,还可切换Target目标进行RAM调试。若要用于其他STM32F10x芯片,只需稍作修改即可。有关RAM调试请参考文章:http://blog.csdn.net/renweibin888/article/details/48256807 有关工程模板建立请看文章:http://blog.csdn.net/renweibin888/article/details/48264163
2019-12-21 21:36:23 5.26MB STM32
1