本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证程序的功能。 程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位,8个数据位,1个结束位。
2021-12-13 22:42:32 58KB VHDL 串口通信程序 CPLD 文章
1
UART串口收发实验程序: CPLD实时监控RS232_RX信号是否有数据,若接收到数据,则把接收到的数据通过RS232_TX发送回给对方。PC机使用一个串口调试助手进行通信。 文件中包括Verilog和VHDL的两种语言的Quartus II程序,请您参考。
2021-12-13 16:20:34 299KB Verilog CPLD FPGA VHDL
1
本文设计的交通信号控制电路更趋于理性化和智能化,交通部门可以依据各路段各个时间点交通的繁忙状态和路况的复杂程度,利用CPLD的可擦除性,根据时段或路段进行不同的设置,避免了资源浪费。而且,CPLD的可扩展性也有利于交通部门在新的交通功能发明之后,在原有交通灯的基础上进行扩展,而不必重新设计,全部更换。
2021-12-12 14:56:19 1.48MB CPLD 交通灯 EDA VHDL
1
可能感兴趣的设计资料: 基于 Mini51 开发板应用实例(附高速ADC数字示波器、正弦信号发生器、等精度频率计等) 查看链接:https://www.cirmall.com/circuit/5334/detail?3 Mini51 单片机开发板功能介绍: 51单片机+CPLD结构,小板上集成了发光二极管,蜂鸣器,数码管,红外接收头,继电器,实时时钟,按键,AD(TLC1549),DA(TLC5615),232串口,LCD1602接口,LCD12864接口,单片机和CPLD引脚扩展接口,集成5V稳压电源,USB电源接口等功能。 实物截图: 单片机首选STC89C52,串口ISP下载,使用方便,特别是P4口,安排了实时时钟和红外接收接口,也可以使用ATMEL的AT89S52,支持并口ISP下载,由于缺少P4,部分功能受限。 CPLD首选ATERAL公司的EPM7064,据说已经停产,可以选用ATMEL的ATF1504替换,只是编程配置稍微麻烦,多一个程序转换过程。开发软件首选ALTERA的Max+PlusII,带并口下载接口。下载线为ltera的ByteBlasterMV。 Mini51 单片机开发板DXP文件截图: 提供通用编程模板: 1、整理出Mini51.H头文件,包涵所用硬件接口,不用看电路图也能编程了 2、整合了几个相关的头文件:LCD1602、LCD12864、IRM解码、DS1302、STCEEPROM 3、增加了自动ISP编程功能:AUTO_ISP.H 4、LCD1602时间显示、ADC电压显示 5、修改完善了LCD硬件不存在就死机问题
2021-12-10 15:56:02 910KB 51单片机 mini51 cpld方案 电路方案
1
简单的cpld计程车计费系统,给有需要的同学,能够计费。
2021-12-09 13:21:45 794KB CPLD
1
很实用的开发板电路,板载一个arm和一个cpld,有配套的测试程序和学习程序。
2021-12-09 10:54:43 856KB cpld 开发板
1
CPLD,MAX用户使用指南,VHLD使用教程,可编程逻辑器件与应用专题,复杂数字逻辑学系统的VERLOGHDL设计技术,模拟数字电子技术CPLD基础。很多资料在一起的
2021-12-09 10:50:43 12.06MB CPLD 模拟数字电子技术
1
用Protel99se画出cpld八路抢答器的原理图并画出pcb版图
2021-12-08 22:18:59 266KB protel
1
该开发板及配套教程是本人在华为工作期间设计的,目的在于提高同事朋友 学习CPLD 的兴趣与效率,该教程主要是 CPLD 及 Verilog 的基础入门级学习,通 过实例实战、教程文档、教学视频的方式,引导初学者快速入门和应用。 板载的 CPLD 为公司优选的 Altera EPM240(兼容 EPM570),这个 CPLD 在我 们 xPON 单板或许多其他产品上都有用到。虽然只有 240 个 LE,但是用作基础入 门级学习是很合适的。 学习板配套通过 20 个实例,只要亲手尝试这些实验,相信对于初学者来说, 应该能够掌握 CPLD 和 Verilog 的基础了。至于后面的提升,就只能靠个人努力了。 我自己非逻辑开发人员,也是仅仅掌握比较基础的知识,所以这套资料全部都是针 对入门和基础的。没有专门的理论学习,关于 CPLD 和 Verilog 的理论学习,穿插 于各个实例中。 板载有包括LED、扩展 IO等资源,也可以用作一些其他目的的调测验证工作。 说到 CPLD 就得提一下 FPGA,FPGA 是比 CPLD 更高级的可编程逻辑器件, 但很多基础内容是相通的,包括编程语言都是一样的,所以也可以将 CPLD 当成入 门级的 FPGA。
2021-12-06 09:50:38 2.41MB CPLD Verilog
1
在DSP+CPLD伺服控制系统中,采用以太网控制器W5300,实现以太网的接入。介绍了W5300的工作原理,阐述了系统的硬件设计及软件实现。该设计方案开发周期短、硬件连接简单、体积小,能够实现基于TCP协议的数据通信。
2021-12-04 13:12:45 631KB 伺服控制 DSP CPLD W5300
1