这个CPU是一个简化的专门为教学目的而设计的RISC_CPU。在设计中我们不但关心CPU总体设计的合理性,而且还使得构成这个RISC_CPU的每一个模块不仅是可仿真的也都是可以综合成门级网表。因而从物理意义上讲,这也是一个能真正通过具体逻辑电路结构而实现的CPU
2023-01-02 18:42:46 2.12MB risc_cpu项目设计答辩ppt
1
《自己动手写CPU》使用Verilog HDL 设计实现了一款兼容MIPS32指令集架构的处理器——OpenMIPS。OpenMIPS 处理器具有两个版本,分别是教学版和实践版。教学版的主要设计思想是尽量简单,处理器的运行情况比较理想化,与教科书相似,便于使用其进行教学、学术研究和讨论,也有助于学生理解课堂上讲授的知识。实践版的设计目标是能完成特定功能,发挥实际作用。
2023-01-02 14:11:55 103.4MB verilog soft cpu
1
Delphi获取CPU、硬盘等硬件温度信息,类似CPU-Z的一个软件,检测硬件信息的,主要是检测获取硬件温度,包括CPU和硬盘、内存等,运行界面如上所示。
2023-01-02 12:56:33 717KB Delphi源码-系统相关
1
OpenMIPS处理器,是一款具有哈佛结构的32位标量处理器,兼容MIPS32 Release 1指令集架构(后文不再注明Release 1)。这种优点是能够使用现有的MIPS编译环境,如:GCC编译器等。OpenMIPS的设计目标例如以下。 五级整数流水线,各自是:取指、译码、运行、訪存、回写 哈佛结构。分开的指令、数据接口 32个32位整数寄存器 大端模式 向量化异常处理。支持精确异常处理 支持6个外部中断 具有32bit数据、地址总线宽度 能实现单周期乘法 支持延迟转移 兼容MIPS32指令集架构。支持MIPS32指令集中的全部整数指令 大多数指令能够在一个时钟周期内完毕
2023-01-01 12:44:25 430KB openmips mips CPU
1
自己动手写CPU-高清版-完整目录-2014年9月,分享给所有需要的人
2022-12-31 11:19:32 104.39MB 自己动手 CPU
1
批处理可以持续获取系统CPU的使用率,以及系统负载
2022-12-29 22:03:40 274B 批处理 CPU利用率 系统负载
1
用硬件描述语言(Verilog)设计单周期CPU,支持如下指令集: { lw,sw,addu,subu, ori, sll, srl, beq,bne } 用仿真软件Modelsim对汇编程序进行仿真测试. 1. 熟悉硬件描述语言(Verilog)和仿真软件Modelsim; 2. 用硬件描述语言(Verilog)设计程序计数器模块(PcUnit); 3. 用硬件描述语言(Verilog)设计指令存储器模块(IM); 4.用硬件描述语言(Verilog)设计寄存器模块(GPR); 5.用硬件描述语言(Verilog)设计数据扩展模块(Extender); 6. 用硬件描述语言(Verilog)设计运算器模块(Alu); 7. 用硬件描述语言(Verilog)设计数据存储器模块(DMem); 8. 用硬件描述语言(Verilog)设计控制器模块(Ctrl); 9. 用硬件描述语言(Verilog)设计整机连接模块(Mips); 10.完成上述汇编程序的仿真调试。
2022-12-29 20:19:16 2.64MB mips 单周期CPU modelsim verilog
1
一个很简单的cpu 设计 vhdl 语言写的 ,一个老外写的,注释很完整,可用于系统结构和计算机组成原理课程设计
2022-12-28 21:51:39 89KB cpu设计 vhdl 课程设计
1
一个简单的节拍CPU设计,支持MOV,MVI等10条指令,VHDL语言设计,附带波形模拟~~
2022-12-28 12:54:56 1.04MB 16位CPU VHDL
1
头歌-计组-MIPS单周期CPU设计(24条指令)(HUST),免费,不需要积分
2022-12-26 19:31:13 463KB 头歌
1