7路抢答器,能实现7个人同时抢答,主持人复位可重新下一轮,用数码管显示抢答者的序号
2021-06-03 13:42:41 169KB 抢答器
1
基于Verilog的数字电子钟的设计与开发,代码是课程设计的时候写的。传到这里供大家研究。里面有原理图,实验报告等。
2021-06-01 20:02:28 116B Verilo 数字电子钟
1
基于vivado软件,使用verilog语言,较好地实现MIPS32的20条指令。包含测试代码和CPU实现代码。 实现的具体功能如下: 1.设计的CPU能够执行20条整数指令,每条指令的编码长度均为32位; 2.指令类型有:计算类型、访问存储器类型、条件转移类型和无条件转移类型等; 3.实现CPU的封装处理。 具体设计思路参见:https://blog.csdn.net/qq_45288566/article/details/103656372
2021-06-01 08:47:31 10.75MB verilog vavido MIPS32
1
FPGA的fft算法实现
2021-05-26 22:05:17 6.04MB FPGA verlog FFT
1
基于Verilog的,模数转换器场景下的LMS算法实现。此Verilog实现了基于LMS算法对输出进行校准的过程。不仅仅是一个函数,还包括读取数据和输出结果的过程。PS:此文件仅供抛砖引玉!
2021-05-17 19:56:50 6KB Verilog LMS 模数转换器
1
基于Verilog HDL 的波形发生器
2021-05-17 11:01:15 6.97MB 波形发生器 VerilogHDL
1
基于verilog的DES加密算法,包含仿真文件,源代码等等
2021-05-08 10:56:31 409KB FPGA verilog
1
彩灯控制器要求如下: 1)要有多种花型变化(5种,分别是1单灯从左向右移动后移回。2隔灯亮至全部后隔灯熄灭。3中间双灯向两边移动后移回。4左向右而出的烟花。5灯从左向右亮至全亮,闪烁后,从右向左熄灭)led为8路。 2)多种花型自动变化。 3)彩灯变换快慢节拍可调节。 4)具有清零开关。 FPGA芯片为Altera的10CL006,软件基于quartus 18,程序绑上自己的管脚就可以使用,如有问题欢迎留言。
2021-05-07 09:05:27 4.01MB fpga verilog 彩灯控制程序 quartus
本文结合SPWM算法及FPGA的特点,以Actel FPGA作为控制核心,用Verilog HDL语言实现了可编程死区延时的三相六路SPWM全数字波形,并在Fushion StartKit开发板上实现了各功能模块,通过逻辑分析仪和数字存储示波器上验证了SPWM波形及死区时间,为该技术进一步应用和推广提供了一个平台。
2021-04-27 22:50:49 96KB verilog HDL SPWM FPGA
1
小波滤波器的设计属于复杂算法的电路设计,因此利用Veril—ogHDL对双正交小波滤波器进行建模、仿真,实现电路的自动化设计,将是一种较为理想的方法。
2021-04-27 17:59:09 477KB 开发工具
1