(含完整报告)生理刺激反应时间测试仪 东华大学 数电课设 FPGA quartus ii
2021-06-28 15:04:26 1.02MB 生理刺激 反应 测试仪 quartus
1
quartus ii的双端口RAM实现。双口RAM分伪双口RAM(Xilinx称为Simple two-dual RAM)与双口RAM(Xilinx称为true two-dual RAM),伪双口RAM,一个端口只读,另一个端口只写,且写入和读取的时钟可以不同,位宽比可以不是1:1;而双口RAM两个端口都分别带有读写端口,可以在没有干扰的情况下进行读写,彼此互不干扰0;
2021-06-27 19:08:30 992KB RAM
1
1.开发板资源简介;2.使用quartus II 创建工程;3.为NIOS添加USB接口;4.编写USB固件;5.设备驱动配置与安装;6.上位机速度测试程序开发;7.读取文档传感器LM75;8.外扩IO端口实验;附录:如何打开已有的NIOS工程,NIOS II Flash programmer下载,原理图。
2021-06-24 16:31:59 7.28MB USB开发 FPGA quartus II
1
AC601核心板资料,学习自用。基于EP4CE6-10 FPGA芯片,AD文件可用Altium打开,含有AC601引脚分配表 以及AC602 SOPC嵌入式系统设计教程。
2021-06-23 21:47:42 48.21MB AC601核心板 Quartus II 嵌入式系统
1
基于Quartus II的数字系统Verilog HDL设计实例详解_[周润景 著][电子工业出版社][2010][430页].pdf
2021-06-22 21:16:37 39.86MB Quartus II Verilog
1
基于Quartus II软件和Cyclone EP1C60240C8NL芯片的多功能电子钟原理图设计。采用8组LED数码管显示,功能为时间显示、星期显示、日期显示、秒表。通过非自锁按键可控制校时。详细注释在顶层bdf文件中,打开项目工程文件lesson2018即可。
2021-06-22 02:39:20 1.74MB 电子钟 数字电路 原理图
1
此正弦波发生器是本人以前做的一个实验程序,里面程序,仿真图,原理图,都全了,结果我记录在了一个WORD文档里了,希望对需要的人有所帮助。
2021-06-18 00:54:53 338KB EDA技术 正弦波发生器 Quartus II
1
EDA实验程序,各种实例,都调试通过的,还有截图,FPGA开发等。quartus II 9.0上调试过的。
1
Quartus ii 13.0 与 Verilog实现8位计数器,Modelsim仿真,有testbench。
2021-06-09 23:31:06 2.92MB quartus ii verilog 计数器
1