文中的第一个模块为通用的偶分频模块,第二个模块为通用的奇分频模块,2个模块分频占空比都为1:1,使用时只需将相应模块中parameter DIV_N = N; 中的N改为想要的分频数即可。
2022-04-26 13:59:59 14KB Verilog HDL 奇偶分频器
1
采用Verilog HDL语言实现阵列乘法器和Booth编码乘法器、电子技术,开发板制作交流
1
Matlab代码verilog Verilog-HDL 该存储库包含有关Verilog HDL的程序 学习Verilog-HDL的资源 Verilog-HDL简介 Verilog是一种硬件描述语言(HDL)。 它是用于描述数字系统(如网络交换机或微处理器或存储器或触发器)的语言。 这意味着,通过使用HDL,我们可以描述任何级别的任何数字硬件。 HDL中描述的设计与技术无关,非常易于设计和调试,并且通常比示意图更有用,特别是对于大型电路。 为什么选择HDL? 我们设计硬件来解决特定问题。 通常,我们首先以简单的语言(例如英语)描述这些问题,然后使用诸如C,Python或Matlab之类的语言将其提炼为数学上准确的陈述。 这些是高级语言-它们提供了数据类型和命令的高级抽象,使对问题的建模变得容易。 但是,它们不能很好地转换为硬件描述。 这主要是因为: 他们没有时间观念或一系列事件接连发生 他们不对并发或同时发生的多个事件建模 他们通常假定诸如从某处获取数据并对其进行操作之类的操作是基本操作,而复杂性则隐藏在简单指令之后。 但是,硬件要求将这些操作中的每一个都明确化。 因此,硬件描述语言(H
2022-04-19 11:13:35 18KB 系统开源
1
verilog_snippets VS Code中将使用Verilog HDL的一些代码片段。 我按照自己喜欢的方式对其进行了编辑。 让我知道是否忘记添加内容。
2022-04-17 22:58:56 2KB
1
5.4 结构化建模具体实例对一个数字系统的设计,我们采用的是自顶向下的设计方式。可把系统划分成几个功能模块,每个功能模块再划分成下一层的子模块。每个模块的设计对应一个module ,一个module 设计成一个verilog HDL 程序文件。因此,对一个系统的顶层模块,我们采用结构化的设计,即顶层模块分别调用了各个功能模块。下面以一个实例(一个频率计数器系统)说明如何用HDL进行系统 设计。在该系统中,我们划分成如下三个部分:2输入与门模块,LED显示模块,4位计数器模块。系统的层次描述如下: TOP CNT_BCD (CNT_BCD.v) Sub AND2 CNT_4b HEX2LED
1
硬件描述语言 是硬件设计人员和电子设计自动化 工具之间的界面 其主要目的是用来设计文件 建立电子系统行为级的仿真 模型 即利用计算机的巨大能力对用 或 建模的复杂数字逻辑进行仿真 然后再自动综合以生成符合要求且在电路结构上可以实现的数字逻辑网表 ??????? 根据 网表和某种工艺的器件自动生成具体电路 然后生成该工艺条件下这种具体电路的延时模
2022-04-12 22:34:19 19.93MB FPGA VHDL Verilog HDL
1
Verilog HDL程序设计与实践详解
2022-04-11 14:07:16 14.01MB fpga开发
资料中含有的是书籍《 verilog hdl数字系统设计及仿真》中的所有代码,方便学习者使用quartus II和modelsim联调进行功能和时序仿真。 其中不仅包括常见功能电路的HDL模型代码,如锁存器与触发器、编码器与译码器、寄存器、计数器、分频器、乘法器、存储单元。 同时还有完整设计实例的代码,如异步FIFO、三角函数计算器、简易cpu模型的全部verilog代码。
2022-04-08 10:25:58 3.19MB verilog
1
Verilog / FPGA高效的Viterbi解码算法。 概述 维特比算法作为卷积码的最大似然(ML)解码技术而闻名。 (n,k,m)维特比解码器中的路径存储单元负责跟踪与由路径度量单元指定的尚存路径相关联的信息位。 维特比解码器和二进制卷积码由三元组(n,k,m)表示,其中: 每当接收到k个输入位时,就会生成n个输出位。 k是输入序列的数量(因此,编码器由k个移位寄存器组成)。 m表示必须存储在编码器中的先前k位输入块的数量。 格子图 格状图通常用于可视化维特比算法如何做出最大似然(ML)解码决策。 带有最终ML路径的示例网格如下所示 新颖的路径内存节省技术 Viterbi解码器通常基于FPGA / ASIC,因此在路径存储器的大小上具有上限。 提出了一种用于节省路径存储器的新颖方法,用于维特比解码器。 成功开发了许多使用该路径存储器的回溯式维特比解码器。这表明,使用这种高效存储
2022-04-08 10:17:51 7.6MB viterbi-algorithm fpga xilinx verilog-hdl
1
基于Verilog HDL 的信号发生器的设计
2022-04-07 13:49:41 875KB 基于Verilog HDL 的信号发生器的设计
1