FPGA开发全攻略,值得参考学习
2023-12-11 13:17:32 1.38MB FPGA开发
1
基于FPGA的SATA主机端控制器的设计
2023-12-08 17:09:22 6.53MB fpga开发 sata
1
// 2023.3 AD7768-4 FPGA输出四通道数据 verilog //输入DCLK,DRDY,DOUT0~3,共6个引脚 //输出data0~data4,4个通道的数据,已转化为毫伏值,根据自己需要进行修改 //输出速率可修改,也与DCLK有关 //已通过验证,可自行仿真,或直接运行 //不提供TB文件,需要可联系作者提供 verilog 正点原子 开拓者 EP4CE10 Quartus
2023-12-07 21:00:54 3KB fpga开发 编程语言
1
与非网的FPGA开发实用教程,837页非常详细的pdf电子书 第二部分 第1章 FPGA开发简介 本章主要介绍FPGA的起源、发展历史、芯片结构、工作原理、开发流程以及Xilinx公司的主要可编程芯片,为读 者提供FPGA系统设计的基础知识。 第2章 Verilog HDL语言基础 本章主要介绍Verilog语言的基本语法和典型的应用实例,关于VHDL和System C的使用可参考相关文献,限于篇 幅,本书不对它们展开分析。 第3章 基于Xilinx芯片的HDL语言高级进阶 本章主要介绍Verilog语言在Xilinx FPGA芯片开发中的高级应用。 第4章 ISE开发环境使用指南 本章简要介绍ISE的基本操作和开发流程,目的在于简介一些入门知识,更多的技巧和经验需要读者在大量实践 中逐步掌握。 第5章 FPGA配置电路及软件操作 如何快速、高效地将配置数据写入目标器件,并且保证其在掉电后再次上电能自动可靠地恢复配置,就成为整个 系统的关键所在。 第6章 基于FPGA的数字信号处理技术 本章主要对数字信号处理的基本原理、Xilinx公司的解决方案进行介绍,并给出相应的FPGA实现。 第7章 基于System Generator的DSP系统开发技术 本章重点讲述基于System Generator的FPGA开发技术,介绍了相关的基础知识和部分高级应用技巧,并给出无线 通信系统中变频器的工程实现。 第8章 基于FPGA的可编程嵌入式开发技术 本章主要介绍Xilinx公司提供的可编程嵌入式开发解决方案以及相应的开发平台和方法。 第9章 基于FPGA的高速数据连接技术 本节主要介绍基于FPGA的新型串行高速传输技术以及其相关应用(PCI-Express、吉比特以太网等技术)的开 发。
2023-11-25 10:17:57 5.93MB fpga教程 system generator
1
基本时钟,24小时进制,RTL文件夹是源程序文件,SIM文件夹是仿真代码文件,方便工程移植 输入输出端口 module top( input clk , input rstn , output [7:0] seg , output [5:0] sel );
2023-11-14 09:52:15 6.57MB fpga开发 电子时钟设计
1
编程语言为Verilog,工程包含DAC数模转换、ADC采集、FIFO存储器、UART串口发送等部分。可实现128点连续AD采集,代码中可通过改变FIFO存储器的深度、adc_fifo.v和fifo_uart_tx.v两个模块中的计数器改变采集的点数。系统留出了Start端口,可连接按键,实现一键采样,全程自动采样并且通过串口发送采集到的数据。工程中还添加了整套系统的仿真文件,可通过modelsim实现仿真,代码讲解对应《FPGA学习笔记》专栏下的《数据采集传输系统设计》系列文章。
2023-11-07 10:39:57 3.47MB fpga开发 Verilog AD采集 FIFO存储器
1
基于FPGA的FFT计算架构主要分为四种类型:顺序架构、并行架构、流水架构和阵列架构。流水结构是利用时间并行的计算方法,将重复的计算过程分解为多级进行计算,各级之间以流水的方式在时间上并行计算。 MDF架构是SDF架构的并行版本。最初的MDF架构由多个SDF架构通过变换电路连接而成。一般来说,MDF由多个相互连接的SDF路径组成,每个路径负责管理一个并行输入流。这种设计有助于有效利用寄存器的继承,节省了内存资源。 四路并行基2-DIF MDF FFT的具体架构如图 7所示,可以看到四路并行MDF FFT架构是SDF FFT的并行版本,从单个通道变为了4个通道。在前8个阶段,每个通道都相当于单个SDF在运行,每个通道的数据互不影响,在最后两阶段一起处理四路数据,输出最终结果。
2023-11-06 16:47:50 20.02MB fpga开发
1
基于Intel(Altera)的Quartus II平台(复制一下就可以很方便地迁移到其他FPGA平台,如Xilinx的Vivado),使用FPGA实现的频率测量的3种方法的工程源码: 1、3种频率测量方法分别是直接测量法,间接测量法,等精度测量法; 2、依据环境实现对高频及低频信号的频率测量; 3、详细的设计源码; 4、详细的仿真源码、仿真设置和仿真结果; 5、更详细的说明请参考本人博文《https://wuzhikai.blog.csdn.net/article/details/112326945》。
2023-11-05 17:26:10 77.32MB fpga开发
1
FPGA IP 源码解密 Vivado加密的IP文件解密复原为Verilog或者VHDL源码 Modelsim可以编译仿真的vp加密文件均可以解密复原为Verilog或者VHDL源码 符合P1735格式保护的代码基本都可以解密还原源代码
2023-10-17 18:50:46 152KB fpga开发 网络协议 软件/插件 安全
1
Xilinx FPGA ICAP原语实现多重配置,文章地址:https://blog.csdn.net/whik1194/article/details/130471755
2023-10-16 15:31:59 2.47MB fpga开发
1