Verilog数字设计基础.ppt
2022-06-13 09:05:08 3.66MB Verilog
SPI的verilog实现 有详细的注释 全面且容易理解 好东西 分享一下
2022-06-13 01:48:27 8KB SPI verilog
1
spi 控制器与 modelsim仿真文件、波形
2022-06-13 01:33:06 42KB 已经验证
1
通过FPGA现场可编程逻辑器件,速度快,处理能力好,编写了RS编码器,带八个校验位,可以有效地进行纠错。
2022-06-12 22:23:09 4KB RS编码 Verilog FPGA
1
西工大Verilog数字系统设计实验程序:VGA显示图片、串口通信、秒表,内附报告(Word版,可编辑)
2022-06-12 21:54:40 2.87MB npu
1
积分最低,BT 656 Encoder 编码器模块(verilog),已经在modelsim仿真和DE2平台测试过。
2022-06-12 20:08:01 1KB BT656 Encoder 编码器 verilog
1
文档讲述了TDC的设计原理及FPGA实现方法,个人主页有相关资料
本报告详细的说明了课程设计的过程,开发过程使用飓风3,芯片,DE0开发板,使用VeriLog编程语言实现对交通信号灯的控制。
2022-06-12 15:15:36 87KB Verilog FPGA 数电课程设计
1
m序列是最长线性反馈移位寄存器序列的简称,它是由带线性反馈的移位寄存器产生的周期最长的一种伪随机序列。是由移位寄存器、反馈抽头及模2加法器组成。m序列一旦反馈多项式及移位寄存器初值给定,则就是可以预先确定并且可以重复实现的序列,该特点使得m序列在数据白噪化、去白噪化、数据传输加密、解密等通信、控制领域使用广泛。因此,深入学习研究m序列具有重要的实际意义。
2022-06-11 23:41:30 56KB M序列 信号发生器 FPGA verilog
1
移位相加法乘法器设计原理是从被乘数的最低位开始判断,若为1,则乘数左移i(i=0,1...(WIDTH-1))位后,与上一次和相加;若为0,则乘数左移i位后,以0相加,直至被乘数的最高位。
2022-06-11 10:43:47 2KB 串行乘法器
1