简单CPU设计,包含有一个RAM组件,代码有详细注释以及说明。可实现寄存器运算、立即寻址、直接寻址、间接寻址、寄存器直接寻址、寄存器相对寻址以及对RAM读写等操作,内含波形图以及绑定好的管脚图。用户可根据自己的实验器材重新绑定管脚。
2022-11-28 00:45:54 9.32MB 简单CPU设计 VHDL FPGA Cyclone
1
基带处理信号通道是设计人员面临的挑战,但同时,它也为实现基站收发信台的创新提供了机会。因此,目前其已然成为OEM厂商实现产品差异化的关键。随着人们逐步认识到,许多针对之前2G和3G系统的技术将无法满足3GPP LTE,即第4代无线技术的性能和延迟要求,基带架构设计领域的竞争也开始愈演愈烈。   处理通道不仅需要比以往强大得多的处理能力,而且所有功能必须在更短的时间内完成。要想解决系统架构师所面临的一系列挑战,就要开发一个系统,来满足运营商积极的投资和运营成本削减目标。图1显示了基带处理系统设计面临的主要压力。   F1: 不断演进的基带处理需求带来的挑战   基于FPGA的解决方
2022-11-27 21:57:58 119KB 利用FPGA简化3GPP-LTE基带开发
1
次设计在EDA开发平台QUARTUSⅡ6.0上利用VHDL语言设计六人抢答器电路。电路中设有六个抢答键,可供六人同时抢答;我们利用一个二十进制计数器,将其输入频率设定为一赫兹,成功实现了二十秒倒计时的功能;我们利用VHDL语言中的IF和CASE语句结合空操作语句NULL实现开始抢答与超前抢答的区别;各个模块配以一时钟频率由蜂鸣器输出可实现抢答成功、超前抢答犯规、超时抢答等各种情况的报警效果;本设计采用的是杭州康芯电子有限公司生产的GW48系列/SOPC/EDA实验开发系统,FPGA目标芯片型号为Altera公司的Cyclone系列中的EPIC6Q240C8。芯片配置成功后锁定引脚下载即可进行硬件测试:选择实验电路结构图NO.5,使CLK1与CLKOCK5相接(接受1024Hz时钟频率),CLK 与CLOCK0相接(接受1Hz时钟频率),报警输出接SPEAK,六位选手分别对应实验箱上的1~6键,键7为抢答开始键,当其未按下就进行抢答则为超前犯规,按下后二十秒倒计时开始,选手进行抢答,按实验箱上的复位键则可重新开始下一轮的抢答。
2022-11-27 12:28:01 380KB FPGA VHDL 抢答器
1
FPGA和CAN通信接口设计 实现了FPGA与CAN的联系
2022-11-27 10:48:52 204KB FPGA
1
FPGA工程,修正了几个BUG
2022-11-24 20:29:18 234.34MB FPGA工程
1
软件无线电技术给正在开发无线电架构的工程师带来力量。编程中频(IF)带宽、调制、编码模式和其他无线电功能的能力广泛引起注意的。除了提供所有这些灵活性外,软件无线电必须改善灵敏度,动态范围和邻信道抑制性能。软件无线电仍然是无线电,但它必须被比正在替代的通常无线电执行的更好。
2022-11-24 19:44:49 295KB FPGA
1
DE2-115 cycloneIV EP4CE115F29C7可以直接编译下载,实现VGA显示(多个分辨率:640*480—800*600—720P—1280*960—1440*900—1080P等等) 内附word说明如何修改程序实现不同分辨率 根文件源码来自于CarzyBird大神!
2022-11-24 16:42:11 3.34MB FPGA VGA Display 1920*1080@60fps
1
这是一个FPGA sparttan 3E基础工程,
2022-11-24 13:19:20 2KB FPGA
1
在FPGA中将产生的直角坐标数据经过cordic算法,转换成极坐标数据,获得相位数据
2022-11-24 12:24:58 1.45MB cordic
1