FPGA Verilog 串口收发+流水灯程序,能够实现FPGA串口收发、自收自发、收到什么发什么的功能,调试的时候通过电脑端串口助手发送数据,FPGA可以接收并且转发到电脑端。本程序以最简单原始的方式实现串口通信,程序简洁粗暴,工作状态很稳定,误码率为0。同时集成了流水灯模块,串口空闲的时候,LED动态流水,串口工作的时候,LED闪烁。打包的是整个FPGA Quartus II 工程,仿真脚本已经写好了,程序注释很到位,逻辑清晰明了,非常适合初学者用来作为第一个HelloWorld程序学习,希望能够帮助更多的FPGA爱好者进去FPGA神奇的天地。 Pang 敬上。 2018.11
2019-12-21 20:25:46 28KB FPGA Verilog 流水灯 UART
1
相关开发流程http://www.cnblogs.com/noticeable/p/7233666.html
2019-12-21 20:23:50 7.16MB 友晶SOC
1
lpc1768 串口(uart)(包括DMA)等各种程序
2019-12-21 20:22:30 1.11MB 串口 dma
1
实测亲测xilinx fpga uart 串口rs232例子实例工程,ISE打包工程,不出错发送接收数据测试,无状态机,节省资源3根线串口,可以学习rs232串口和倍频ip core用法,字节编写,用verilog编写 基于一个xilinx的学习板子,具体io配置请看工程,测试内容内容是 pc 用 uart rs232发一个字节到fpga,fpga收到之后马上把字节加1发回给pc,uart的波特率是50m时钟,用到了ise的pll倍频,可以学习pll用法,uart 的 verilog 代码没有用到状态机,只用到txd,rxd,gnd这3根最基本的串口通讯线,极大的简化了fpga资源。整个工程打包,方便大家下载到之后可以马上用,相信对初学xilinx fpga 或者 ip cone用法的初学者来说,学习很用帮助。
2019-12-21 20:21:43 503KB uart串口 rs232 ise工程 实测亲测
1
大学时项目用的上位机,用Qt写的,分享出来给大家参考参考,涉及到MJPEG摄像头数据的读取,串口数据的读取,TCP网络数据的读取
2019-12-21 20:20:35 979KB Qt MJPEG UART TCP
1
verilog实现的带FIFO的UART模块,代码风格良好,模块化,具有较高的参考价值。
2019-12-21 20:19:45 975KB FPGA FIFO UART
1
UART verilog仿真实现 仿真功能实现
2019-12-21 20:18:50 3KB UART verilog 仿真 实现
1
UART1 DRIVERS – 115200 Boundrate, 1 start bit, 8 dat – 22.1184MHz crystal, 12 machine clock
2019-12-21 20:15:07 2KB MCU UART 串口 115200
1
该工程在ICCV7 for AVR上开发,硬件atmel的Atmega128 ,移植ucosii,附带了UART通讯部分,经过工程实用,稳定可靠。
2019-12-21 20:14:55 281KB Atmega128 ucosii iccavr uart
1
实现FPGA与电脑串口的通信程序,Quartus II 13.0 上运行无误,所用FPGA芯片型号为Altera Cyclone IV E ,EP4CE15F23C8。烧写进FPGA开发板后,从串口助手向FPGA板发数据,可从串口助手收到发送数据加一后的结果。
2019-12-21 20:12:08 10.26MB FPGA UART通信
1