pg054-7series-pcie 官方资料 对PCIe编程爱好者具有参考和借鉴意义。
2022-12-29 14:44:56 10.44MB fpga pcie gtx xilinx
1
信号发生器设计
2022-12-29 00:51:54 738KB 信号发生器 FPGA
1
XILINX黑金AX309UCF约束文件,要用哪个管脚直接复制,然后改信号量
2022-12-28 22:13:41 13KB FPGA
1
中科大FPGAOL平台测试文件,包括bit文件、源代码、约束文件、ISE工程文件
2022-12-28 21:02:57 8KB fpga
1
CAN总线接口的FPGA设计与实现
2022-12-28 19:04:44 1.86MB can 总线接口 fpga 设计
1
CAN总线接口的FPGA设计与实现
2022-12-28 19:02:57 2MB can 总线接口 fpga 设计
1
本设计是一个基于Altera Cycone Ⅳ系列的FPGA芯片实现一个37阶FIR数字滤波器,其中采样频率为13.5MHz,截止频率0.23MHz,窗口函数采用海明窗,算法为分布式算法。包含源程序及仿真文件,程序可直接用于板间调试
2022-12-28 13:19:59 15.79MB FPGA FIR滤波器 37阶 分布式算法
1
根据课本第4章的内容自行设计实现方案。实验8中,因为RAM的数据输入和数据输出是不同的端口,设计时不用隔离器件。要利用2-4译码器74139.选择五个不连续的存
2022-12-27 22:57:01 2.82MB 软件/插件 fpga开发
1
DDS的FPGA设计与MATLAB仿真,对多波形的设计的一种实现
2022-12-27 17:46:50 419KB DDS的FPGAMATLAB
1
[2020年6月2日更新] 点击图片查看原图。 猕猴桃 BeagleBone Black的软件定义无线电(SDR)和GPS 一个附加板(“斗篷”),可将您的Beagle变成可通过网络访问的短波接收器。 Kickstarter KiwiSDR成功完成了 。 细节 实时收听:, 最新的 , ,, , 描述 此SDR有所不同。 它具有一个Web界面,最多可以由四个单独的侦听器使用。 每个人同时收听和调谐一个独立的频率。 请参阅下面的屏幕截图。 成分 覆盖10 kHz至30 MHz(VLF-HF)频谱的SDR。 基于Web界面从安德拉什Retzler,HA7ILM。 由安德鲁·霍尔姆(Andrew Holme)的集成软件定义GPS接收。 LTC 14位65 MHz ADC Xilinx Artix-7 A35 FPGA。 Skyworks SE4150L GPS前端。 特征
2022-12-27 17:28:56 20.02MB open-source fpga gps pcb
1