基于ZYNQ新起点V1,摄像头采用OV5640,使用帧间差分法进行目标跟踪。视频输出采用VGA接口。
2024-04-30 14:09:09 14.28MB 目标跟踪 FPGA
1
基于verilog的SD-SDI 720*576i 数字视频流编码资料及例程序,后期目标验证平台ALTERA 5cefa5U19i7n+LMH0340。 适合做视频类板卡的道友们参考,适合课程设计作业选题及实现。 资料中涵盖了 576i 行数据格式介绍,各个字段的组成,帧格式介绍,消隐、显示的起止行数,场格式说明,奇偶场的行数范围。 对EAV SAV格式进行说明,F、V、H信号及P3、P2、P1、P0保护位的逻辑关系。 在上述参考资料的基础上,用Verilog硬件编程语言进行了设计实现,代码一并贴到文档里了,并在modelsim平台上进行了仿真验证,下一步计划在FPGA平台上进行功能验证。提前分享给大家!!
2024-04-30 11:58:33 1.12MB FPGA BT656 Verilog
1
输入图片,对目标绘制包围盒仿真 仿真工程操作及其介绍,见文章:https://blog.csdn.net/weixin_46423500/article/details/130674948
2024-04-29 18:19:35 18.48MB fpga开发 运动目标检测 仿真工程
Verilog数字系统设计教程第17章RISC-CPU代码
2024-04-28 16:35:17 9KB FPGA Verilog
1
项目名称:化学工厂有毒气体监控和预警系统 项目简介:主要包含温度传感器,声光模块,lcd显示屏,直流电机,烟雾传感器,红外线传感器
2024-04-27 17:14:56 329KB proteus fpga开发
1
基于vhdl在quartusii上的设计,通过实验板检测。
2024-04-27 11:30:15 108.11MB vhdl fpga
1
基于verilog的8位CPU,内含modelsim和quartus工程文件,经过RTL验证,还有三个汇编测试程序,适用于verilog新手练习
2024-04-26 12:25:55 3.97MB CPU FPGA verilog
1
Verilog AXI组件自述文件 有关更多信息和更新: : GitHub存储库: : 介绍 AXI4和AXI4精简总线组件的集合。 大多数组件的接口宽度均可完全参数化。 包括利用完整cocotb测试平台。 文献资料 axi_adapter模块 具有可设置参数的数据和地址接口宽度的AXI宽度适配器模块。 支持INCR突发类型和窄突发。 包装axi_adapter_rd和axi_adapter_wr。 axi_adapter_rd模块 具有可设置参数的数据和地址接口宽度的AXI宽度适配器模块。 支持INCR突发类型和窄突发。 axi_adapter_wr模块 具有可设置参数的数据和地址接口宽度的AXI宽度适配器模块。 支持INCR突发类型和窄突发。 axi_axil_adapter模块 具有可设置参数的数据和地址接口宽度的AXI至AXI lite转换器和宽度适配器模块。 支持IN
2024-04-25 21:09:33 397KB Verilog
1
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。FPGA的开发相对于传统PC、单片机的开发有很大不同。FPGA以并行运算为主,以硬件描述语言来实现;相比于PC或单片机(无论是冯诺依曼结构还是哈佛结构)的顺序操作有很大区别,也造成了FPGA开发入门较难。目前国内有专业的FPGA外协开发厂家,开发展基本电路如下:蜂鸣器电路如图3.47所示。FM信号由FPGA的
2024-04-25 19:24:26 203KB 集成电路
1
大创_基于FPGA的车牌识别大创项目分享
2024-04-23 17:54:58 55.02MB FPGA 车牌识别
1