用VHDL写的任意数奇偶分频,下载到实验板上用过,完全好使
2021-11-14 14:38:04 885B VHDL 任意 分频 奇偶
1
用VHDL写的计数器的程序,已经测试可以运行。。希望对大家有好处
2021-11-14 13:11:08 425KB VHDL 计数器
1
用VHDL语言设计的增量式旋转编码器接口电路,实现了四倍频、双向计数的功能以及与单片机的接口。给出了在MAX Plus II环境下的VHDL源代码和时序仿真结果。本设计在角度测量、位移测量和高度测量等方面有广泛的应用价值。
2021-11-14 09:29:45 322KB 旋转编码器
1
uart 串口接收模块, 通过串口助手调试验证,包含本实验所需的vhdl代码以及仿真文件,所用实验开发板:AC620
2021-11-13 20:15:02 4.15MB vhdl uart
1
UART串口发送模块,通过串口助手调试验证,包含实验所需的vhdl代码以及仿真文件,实验开发板AC620
2021-11-13 20:10:00 4.08MB uart vhdl
1
VHDL华为内部编程规范,好的编程规范可以避免很多低级错误,提高编译成功率!
2021-11-12 22:46:48 560KB VHDL编程规范
1
DodgeBall:Terasic DE10 Lite的DodgeBall游戏(主要为VHDL)
2021-11-12 19:00:03 8.42MB game fpga stupid dodgeball
1
数字逻辑 课程设计 VHDL 多功能数字钟 这个数字钟是我老师的设计,网上很难找到,但设计的很绝!已有设计报告 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒 (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,按下“set键”,进入“小时”校准状态,之后按下“k键”则进入“分”校准状态,继续按下“k键”则进入“秒复零”状态,第三次按下“k键”又恢复到正常计时显示状态。 (1)“小时”校准状态:在“小时”校准状态下,显示“小时”的数码管闪烁,并以1HZ的频率递增计数。 (2)“分”校准状态:在“分”校准状态下,显示“分”的数码管闪烁,并以1HZ的频率递增计数。 (3)“秒”校准状态:在“秒复零”状态下,显示“秒”的数码管闪烁,并以1HZ的频率递增计数。 (三)整点报时:蜂鸣器在“59”分钟的第“51”、“53”、“55”、“57”秒发频率为512HZ的低音,在“59”分钟的第“59”秒发频率为1024HZ的高音,结束时为整点。 (四)显示:要求采用扫描显示方式驱动6个LED数码管显示小时、分、秒。 (五)闹钟:闹钟定时时间到,蜂鸣器发出周期为1秒的“滴”、“滴”声,持续时间为60秒;闹钟定时显示。 (六)闹钟定时设置:在闹钟定时显示状态下,按下“set键”,进入闹钟的“时”设置状态,之后按下“k键”进入闹钟的“分”设置状态,继续按下“k键”,又恢复到闹钟定时显示状态。 (1)闹钟“小时”设置状态:在闹钟“小时”设置状态下,显示“小时”的数码管闪烁,并以4HZ的频率递增计数。 (2)闹钟“分”设置状态:在闹钟“分”设置状态下,显示“分”的数码管闪烁,并以4HZ的频率递增计数。
1
里面有以下项目的程序:计时秒表、彩灯控制器、交通灯控制器、电子抢答器的设计、汽车尾灯控制器的设计、电子密码锁的设计、设计BCD-七段显示译码器、设计计数器、病房呼叫系统、四种频率输出的频率计、双向移位寄存器、闪烁的灯
1
一共十二个灯,东西南北四个方向,采用vhdl语言设计,用了block diagram综合
2021-11-11 22:26:53 760KB vhdl
1