本插件会将verilog、systemverilog等代码中的信号拓扑关系展示出来,在gvim中使用快捷方式就可以进行变量追踪。
2022-05-19 10:51:39 470KB linux vtags verilog 代码拓扑
1
Matlab代码verilog 具有资源优化架构构建工具的组合式BNN工具链。 论文的一部分:“((Tadej Murovic,Andrej Trost),资源优化的组合式二元神经网络电路”->尚未出版。 构建用于二进制神经网络的组合Verilog电路的框架。 实现上述图像的主要文件是MATLAB文件FPGA_deployment_framework.m。 在其中,我们分为三个部分,分别为特定的边缘处理应用程序(影像,网络安全和高能物理)构建Verilog模型。 在运行之前,需要某些库和依赖项。 Matlab R2017a Python 2.7 茶野 千层面 Pylearn2 脾气暴躁的 麻辣 最新的python依赖版本应该可以使用。 如果有问题,请看一下。 这来自关于二进制神经网络的原始论文之一,从中获取了我们的python训练脚本(仅出于我们的目的进行了一些修改)。 对于我们而言,由于网络相对较小,因此不需要GPU。 可以通过修改脚本来支持GPU训练。 步骤1-2 文件cybersecurity_dataset_unswb15.m,hep_dataset_susy.m和Imagin
2022-05-19 10:30:32 753KB 系统开源
1
本文提出一种基于 Verilog HDL 语言的抢答器设计方法。该设计实现有三组输 入,具有抢答倒计时功能,对各抢答小组成绩进行加减操作并显示的抢答器。文中介绍 抢答器设计架构、硬件电路和控制程序的设计方法。该抢答器采用 Verilog HDL语言模 块化和层次化的思想,使设计十分简单,能够广泛应用于各种竞赛中
2022-05-18 22:37:54 2.29MB verilog 抢答器
1
要求设计与实现基本功能部件、CPU各主要功能部件,并对CPU进行封装,将其与内存封装为计算机进行仿真测试。具体要求为: 1. 设计的CPU能够执行5条R型指令、5条I型指令、1条J型指令,每条指令的编码长度均为32位; 2. 指令类型有:加减运算类型add、sub、addiu、subu,比较类型slt、sltu,逻辑运算类型ori,访问存储器类型lw、sw,条件转移类型beq和跳转类型j; 3. 操作数有:寄存器操作数、立即数; 4. 采用给出的指令寄存器进行仿真,结果正确无误。
2022-05-18 19:38:44 2.16MB 计算机组成原理 单周期CPU Verilog
1
一整套Verilog代码,基于Xilinx平台,实现lzw压缩,有源码有技术文档
2022-05-18 19:04:59 1.15MB 源码软件 fpga开发
1
在FPGA内实现按键消抖的方法多种多样,但是最简单的是采用移位寄存器的方法进行消抖。
2022-05-18 14:44:50 65KB FPGA 抖动 按键消抖 verilog代码
1
基于QuartusⅡ的数字逻辑电路设计技术基础 常见组合逻辑电路 时序逻辑电路的分析与设计
2022-05-18 11:46:41 23.05MB Quartus Verilog EDA
1
使用Verilog实现了高精度的电平宽度测量,可以进行高低电平的持续测量,测量精度为一个工作时钟周期。
2022-05-18 09:20:28 1KB 频率测量
1
Verilog 版本BPSK/QPSK代码
2022-05-17 21:12:04 215KB Verilog BPSK/QPSK
1
Verilog 到路由 (VTR) 介绍 Verilog-to-Routing (VTR) 项目是一项全球性的合作项目,旨在为进行 FPGA 架构和 CAD 研究和开发提供一个开源框架。 VTR 设计流程将数字电路的 Verilog 描述和目标 FPGA 架构的描述作为输入。 然后执行: 精制与合成 (ODIN II) 逻辑优化与技术映射 (ABC) 封装、布局、布线和时序分析 (VPR) 生成 FPGA 速度和面积结果。 VTR 包括一组已知可用于设计流程的基准设计。 VTR 还可以生成来对一些商业 FPGA 进行编程(通过 ) 放置(突出显示的承载链) 关键路径 逻辑连接 路由利用率 文档 VTR 的包括教程、VTR 设计流程的描述和工具选项。 另请查看我们的。 执照 一般来说,大多数代码都在 MIT 许可下,但 ABC 除外,它是根据自己的(许可)条款分发的。 有关
2022-05-17 20:51:56 41.8MB fpga routing eda cad
1