FPGA四层板设计,已经手工焊接验证和编程验证:包含千兆以太网(RTL8211);SD卡存储;AD7606并行8路采集;RTC等;串口通讯。欢迎交流讨论
调测UART串口Verilog Quartus 10.1逻辑工程源码+自定义协议说明,已在项目中使用,可以做为你的设计参考。 UART下位机与上位机通信协议: 1、通信采用异步串口通信,波特率为115.2KBPS; 2、上位机发送数据格式:55--F1--DATA1-- DATA2--FF 例如:55 F1 02 11 FF 3、下位机返回上位机的数据格为 AA—AA –F2—DATA1-- DATA2 例如:AA AA F2 02 11 4、DATA1数据为测试设备的位置信息
UART串口Verilog通信cpld quartus10.1逻辑工程源码+自定义uart协议说明,已在项目中使用,可以做为你的设计参考。 下位机与上位机通信协议: 1、通信采用异步串口通信,波特率为115.2KBPS, 2、上位机发送数据格式:55--F1--DATA1-- DATA2--FF DATA1 GPIO 输出高低控制; DATA2 GPIO 32路GPIO选择控制; 下位机uart CPLD接收数据【控制32路GPIO输】 55 F1 01 (00-1F) FF 32路GPIO中的一路输出高 55 F1 08
STM32, 串口波特率14MBit/s测试工程, 参考我的博客 STM32串口 14MBit/s波特率测试 https://blog.csdn.net/weifengdq/article/details/113695910
2021-02-05 17:06:10 769KB UART STM32 14M STLINK-V3
1
Verilog实现uart串口协议,波特率可选9600、19200、38400、115200。8位数据为,1位校验位,1位停止位。核心代码包括UART ,TX,RX,Baud,FIFO , 以及uart_tb测试激励文件,可以做为你的设计参考。
UART_232 串口VERILOG 代码,包括UART_baudrate UART_rx UART_tx 三个逻辑模块QUARTUS 18.0工程源码
EPM240 CPLD UART串口通信 verilog Quartus ii 工程源码, 逻辑芯片为EPM240T100C5, quartus ii 10.1逻辑源码工程文件, verilog上电蜂鸣器响一声,3个LED灯闪烁,然后串口数据收发,串口波特率11520,1起始位8数据位1停止位,数据通信协议:发送55 F1 01 (DATA) FF 32路GPIO中的一路输出高,接收数据返回: AA AA BB CC DD 完整的quartus ii 10.1工程文件,可以做为你的设计参考。
zynq的AXI uart 16550 配置
2021-02-04 18:09:34 1.43MB AXIuart16550
1
Xilinx官方UART的IP文档
2021-02-03 23:47:33 572KB fpga uart
1
PL2303 USB转UART串口板 AD设计硬件原理图+PCB+BOM+软件驱动,采用2层板设计,板子大小为29x14mm,双面布局布线,Altium Designer 设计的工程文件,包括完整的原理图PCB文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。