EBAZ4205 描述 该存储库包含使用Zynq EBAZ4205板所需的Vivado和PetaLinux项目。 要求 硬件 Zynq EBAZ4205板(降低成本的版本) 无需25MHz晶体(Y3)。 以太网收发器(U24)时钟由ZYNQ(U31)提供。 但是,它也可以在安装了晶体的板上工作 需要microSD卡插槽(U7) 需要SD卡引导支持。 短路电阻(R2577) 短路二极管(D24),以从电源连接器(J4)供电(可选) 安装触觉开关(S3),电容器(C2410)和电阻器(R2641A)。 可以将电阻器(R2641A)短路,而不是安装0欧姆电阻器。 我为电容器(C2410)使用了4.7uF(可选) 软件 赛灵思Vivado 2020.2 赛灵思PetaLinux 2020.2 如何建造 演示申请 参考 EBAZ4205 初次安装 原理图 Xilinx设计约束 mtd信息
2023-03-12 11:40:55 624KB fpga zynq xilinx vivado
1
vivado从此开始 讲述vivado的一些功能以及操作步骤,包括综合、时序分析、时序约束和tcl脚本语言等
2023-03-08 15:55:12 42.59MB vivado xilinx
1
vivado ECO的使用方法
2023-03-08 11:09:11 1.47MB vivado ECO 增量编译
1
基于VGG Simple手写体数字识别的研究与FPGA实现 vivado的工程 大家自行学习
2023-03-07 10:16:46 35.47MB FPGA vivado 手写体数字识别
1
详细的介绍了基于FLASH的烧写过程
2023-03-01 21:41:55 1.82MB FLASH烧写
1
异步fifo乒乓操作工程文件
2023-02-22 19:46:52 17.82MB fpga verilog 乒乓操作
1
本文档详细讲述了Vivado工程的建立,以及常用的技巧,感谢作者无私分享
2023-02-21 11:35:57 5.01MB Vivado 教程
1
PYNQ Classification - Python on Zynq FPGA for Neural Networks
2023-02-09 15:00:22 4.79MB python FPGA PYNQ VIVADO
1
FPGA的AM调制解调源码,其中FIR滤波器根据MATLAB设计。 【AM_jietiao】文件是基于zynq-7000系列,但没有涉及AD与DA,只是单纯的仿真。 【AM包络检调制解调_Vivado源码】文件基于Artix-7系列,从AD读入信号后,进行AM调制,并解调DA输出。
2023-02-02 20:00:47 94.71MB fpga AM调制解调 包络检波 zynq
1
基于XC7A35T,Vivado工程文件
2023-02-02 10:25:56 9.87MB TDC
1