为了充分利用USB2.0的带宽,解决数据传输时存在的速度瓶颈问题,提出了一种基于CY7C68013A的USB2.0高速接口设计方法。采用CY7C68013A的SLAVE FIFO工作模式,芯片内部CPU不参与数据传输,FPGA设计的外部控制电路直接读写芯片内部FIFO,有效避免了内部CPU参与数据传输时带来的时间开销,从而提高了传输速度。
2023-02-14 19:19:59 221KB FPGA
1
a) 并采用门级编程,实现4-bit无符号整数到浮点数转换; b) 并采用RTL级编程,实现4-bit无符号整数到浮点数转换; c) 分别对门级编程实现和RTL级编程实现的组合逻辑电路进行功能仿真; d) 利用“实验板”对两种4-bit无符号整数到浮点数转换电路进行综合和实现,设定定点数输入和浮点数输出的人机接口,建议用4个LED灯表示输入值,操作开关或按动按钮后进行转换,用数码管显示有效位和幂指数;(任何合理的人机接口都是可以接受的)
2023-02-14 16:50:24 4.63MB FPGA verilo 数字电路
1
ug_altremote的中文手册,适合学习使用哦。
2023-02-14 13:54:36 698KB FPGA
1
FPGA_CPLD 入门教程 (第6章 设计实例 PWM输出) FPGA_CPLD 入门教程 (第6章 设计实例 PWM输出) 不可多得!
2023-02-14 12:01:12 76KB FPGA_CPLD 入门教程 (第6章 设计实例
1
在本次提交中,均值滤波器算法是使用 HDL 编码器设计的。这项工作背后的主要动机是生成自动 VHDL 代码,用于高效的 FPGA 实现 MEAN 滤波器,该滤波器在许多计算机视觉算法中使用,并作为许多图像处理的子系统以硬件实现为目标的系统。
2023-02-14 11:06:57 194KB matlab
1
针对目前数字图像采集处理技术的实时性、大容量、小型化等特点,设计了一种基于FPGA的实时视频图像采集处理电路系统。采用FPGA作为整个系统的控制和图像数据处理中心。DDR2 SDRAM为高速储存模块核心器件,CMOS 7670为视频图像采集器件。并通过Quratus II和Modelsim等软件对系统的边缘检测算法、控制过程、各个模块等进行硬件工程设计和仿真,实现了视频图像从采集、存储到处理、显示的整个过程。实验表明,视频图像采集处理的动态画面流畅、清晰、实时性好。
2023-02-14 10:46:48 309KB FPGA
1
EP3C25E144C8N FPGA最小系统核心板原理图及PCB源文件。对大部分IO进行外部扩展。具有USB转串口电路和板载EEPROM。4位LED灯,2位独立按键,板载50MHz有源晶振。
2023-02-14 10:15:45 780KB FPGA 核心板
1
通过对北斗导航电文BCH纠错编译码方式的深入理解和研究,提出了一种基于并行数据处理的BCH译码器的设计方案。该方案利用FPGA对BCH电文进行并行处理,在一个时钟周期内实现电文译码,提高了BCH解码模块的译码效率;同时给出了系统各个模块的Modelsim仿真结果与分析,验证了设计的可行性。本设计对提高接收机的基带数据处理性能有一定的参考和指导意义。
2023-02-13 20:39:54 861KB 北斗导航电文
1
基于FPGA的全数字锁相环
2023-02-13 16:49:20 2MB FPGA
1
基于Intel(Altera)的Quartus II平台FPGA的SPI协议实现工程源码: 1、详细的仿真TB文件,包括SPI从机器件的Verilog仿真模型(M25P16芯片); 2、可实现单字节的读写操作、页写操作、全擦出操作; 3、详细的说明文件请参考本人博文《https://wuzhikai.blog.csdn.net/article/details/120984325》《https://wuzhikai.blog.csdn.net/article/details/120990299》。
2023-02-13 14:19:27 91.29MB SPI FPGA
1