使用 HDL 编码器实现基于灰度的均值滤波器的 FPGA 实现:在本次提交中,均值滤波器是为 FPGA 实现而设计的。-matlab开发

上传者: 38663415 | 上传时间: 2023-02-14 11:06:57 | 文件大小: 194KB | 文件类型: ZIP
在本次提交中,均值滤波器算法是使用 HDL 编码器设计的。这项工作背后的主要动机是生成自动 VHDL 代码,用于高效的 FPGA 实现 MEAN 滤波器,该滤波器在许多计算机视觉算法中使用,并作为许多图像处理的子系统以硬件实现为目标的系统。

文件下载

资源详情

[{"title":"( 1 个子文件 194KB ) 使用 HDL 编码器实现基于灰度的均值滤波器的 FPGA 实现:在本次提交中,均值滤波器是为 FPGA 实现而设计的。-matlab开发","children":[{"title":"meanFilter.zip <span style='color:#111;'> 194.22KB </span>","children":null,"spread":false}],"spread":true}]

评论信息

免责申明

【只为小站】的资源来自网友分享,仅供学习研究,请务必在下载后24小时内给予删除,不得用于其他任何用途,否则后果自负。基于互联网的特殊性,【只为小站】 无法对用户传输的作品、信息、内容的权属或合法性、合规性、真实性、科学性、完整权、有效性等进行实质审查;无论 【只为小站】 经营者是否已进行审查,用户均应自行承担因其传输的作品、信息、内容而可能或已经产生的侵权或权属纠纷等法律责任。
本站所有资源不代表本站的观点或立场,基于网友分享,根据中国法律《信息网络传播权保护条例》第二十二条之规定,若资源存在侵权或相关问题请联系本站客服人员,zhiweidada#qq.com,请把#换成@,本站将给予最大的支持与配合,做到及时反馈和处理。关于更多版权及免责申明参见 版权及免责申明